数字化可视对讲系统设计与实现
| 摘要 | 第1-6页 |
| Abstract | 第6-10页 |
| 第1章 绪论 | 第10-16页 |
| ·研究意义及背景 | 第10-11页 |
| ·可视对讲系统研究现状 | 第11页 |
| ·关键技术发展现状 | 第11-14页 |
| ·视频编解码标准 | 第11-12页 |
| ·视频处理架构方案 | 第12-14页 |
| ·论文研究内容 | 第14-15页 |
| ·论文章节安排 | 第15-16页 |
| 第2章 总体方案设计 | 第16-20页 |
| ·需求分析 | 第16-18页 |
| ·模拟可视对讲系统 | 第16页 |
| ·数字可视对讲系统 | 第16-17页 |
| ·数字联网切换器功能要求 | 第17-18页 |
| ·总体设计 | 第18-19页 |
| ·处理器芯片选型 | 第18页 |
| ·总体方案 | 第18-19页 |
| ·本章小结 | 第19-20页 |
| 第3章 硬件系统设计 | 第20-42页 |
| ·i.MX27处理器 | 第20-23页 |
| ·i.MX27概述 | 第20-21页 |
| ·视频处理单元工作原理 | 第21-23页 |
| ·存储模块 | 第23-26页 |
| ·DDR内存 | 第23-24页 |
| ·NAND FLASH | 第24-25页 |
| ·SD卡存储 | 第25-26页 |
| ·电源模块 | 第26-29页 |
| ·系统供电需求 | 第26-27页 |
| ·电源模块设计 | 第27-29页 |
| ·复位模块 | 第29-30页 |
| ·RTC模块 | 第30-31页 |
| ·通信模块 | 第31-34页 |
| ·RS232模块 | 第31-32页 |
| ·RS485模块 | 第32-33页 |
| ·以太网模块 | 第33-34页 |
| ·视频模块 | 第34-38页 |
| ·视频输入模块 | 第34-37页 |
| ·视频输出模块 | 第37-38页 |
| ·音频模块 | 第38-41页 |
| ·声卡模块 | 第38-40页 |
| ·回音抑制模块 | 第40-41页 |
| ·本章小结 | 第41-42页 |
| 第4章 PCB设计与信号完整性 | 第42-50页 |
| ·信号完整性理论 | 第42-46页 |
| ·反射与振铃 | 第42页 |
| ·串扰 | 第42-43页 |
| ·电源噪声 | 第43-44页 |
| ·回流路径的影响 | 第44-45页 |
| ·高速电路中电容的使用 | 第45-46页 |
| ·PCB层叠设计 | 第46-47页 |
| ·DDR布线设计 | 第47-48页 |
| ·PCB设计成果 | 第48页 |
| ·本章小结 | 第48-50页 |
| 第5章 设备驱动开发 | 第50-62页 |
| ·设备驱动概述 | 第50页 |
| ·Bootloader的改写 | 第50-55页 |
| ·Bootloader概述 | 第50-51页 |
| ·NAND Flash Boot | 第51-52页 |
| ·i.MX27时钟配置 | 第52-55页 |
| ·GPIO驱动开发 | 第55-58页 |
| ·udev概述 | 第55-56页 |
| ·platform设备模型 | 第56-57页 |
| ·GPIO驱动编写 | 第57-58页 |
| ·RS485总线驱动设计 | 第58页 |
| ·视频模块芯片配置 | 第58-59页 |
| ·TVP5150芯片配置 | 第58-59页 |
| ·CH7024芯片配置 | 第59页 |
| ·声卡芯片配置 | 第59-60页 |
| ·本章小结 | 第60-62页 |
| 第6章 系统调试与运行 | 第62-70页 |
| ·供电与时钟调试 | 第62-63页 |
| ·系统烧写 | 第63-64页 |
| ·Bootloader及内核烧写 | 第63页 |
| ·文件系统烧写 | 第63-64页 |
| ·RTC模块调试 | 第64-65页 |
| ·RS-485通信模块调试 | 第65-66页 |
| ·视频模块调试 | 第66页 |
| ·音频模块调试 | 第66-67页 |
| ·系统联调 | 第67-69页 |
| ·本章小结 | 第69-70页 |
| 第7章 总结与展望 | 第70-72页 |
| 致谢 | 第72-74页 |
| 参考文献 | 第74-75页 |