| 摘要 | 第1-4页 |
| Abstract | 第4-5页 |
| 目录 | 第5-8页 |
| 1 绪论 | 第8-10页 |
| ·选题的背景与意义 | 第8页 |
| ·本领域的发展情况 | 第8-9页 |
| ·本论文的主要内容 | 第9-10页 |
| 2 伪随机码扩频键控系统原理 | 第10-18页 |
| ·引言 | 第10页 |
| ·扩频码序列 | 第10页 |
| ·伪随机码序列 | 第10-14页 |
| ·基本概念 | 第10-11页 |
| ·m序列 | 第11-14页 |
| ·其他伪随机码序列简介 | 第14页 |
| ·伪随机码键控系统原理 | 第14-17页 |
| ·伪随机码键控系统简介 | 第14-16页 |
| ·伪随机码键控系统的优势 | 第16-17页 |
| ·本章小结 | 第17-18页 |
| 3 伪随机码键控定距信号处理技术 | 第18-42页 |
| ·引言 | 第18页 |
| ·系统参数的选择 | 第18-19页 |
| ·系统设计的总体要求 | 第18页 |
| ·伪随机码的参数选择 | 第18-19页 |
| ·载波的参数选择 | 第19页 |
| ·伪随机码键控信号处理技术 | 第19-22页 |
| ·中频信号处理技术 | 第19-21页 |
| ·低频信号处理技术 | 第21-22页 |
| ·两种处理技术的区别 | 第22页 |
| ·伪随机码键控信号处理仿真 | 第22-32页 |
| ·Simulink简介 | 第22页 |
| ·中频信号处理仿真 | 第22-30页 |
| ·低频信号处理仿真 | 第30-32页 |
| ·低频信号处理技术中的测速问题分析 | 第32-38页 |
| ·直接抽取技术 | 第32-35页 |
| ·利用M序列周期特性改进的抽取方法 | 第35-36页 |
| ·高阶低通滤波器 | 第36-38页 |
| ·低频信号定距算法研究 | 第38-41页 |
| ·改进的相关算法 | 第38-40页 |
| ·定距精度问题分析 | 第40-41页 |
| ·本章小结 | 第41-42页 |
| 4 伪随机码键控信号处理电路设计实现 | 第42-51页 |
| ·引言 | 第42页 |
| ·信号处理各个模块的设计 | 第42-48页 |
| ·信号放大电路设计 | 第42-43页 |
| ·A/D采样电路设计 | 第43-44页 |
| ·FPGA外围电路设计 | 第44-46页 |
| ·电源模块设计 | 第46-47页 |
| ·晶振模块设计 | 第47页 |
| ·测试模块设计 | 第47-48页 |
| ·信号处理电路的PCB实现 | 第48-50页 |
| ·本章小结 | 第50-51页 |
| 5 伪随机码键控信号处理系统的FPGA实现与板级调试 | 第51-62页 |
| ·引言 | 第51页 |
| ·FPGA相关介绍 | 第51-52页 |
| ·FPGA的工作原理 | 第51页 |
| ·Xilinx主流FPGA | 第51页 |
| ·FPGA设计所使用的相关软件 | 第51-52页 |
| ·Verilog HDL语言简介 | 第52页 |
| ·信号处理系统的FPGA实现 | 第52-58页 |
| ·伪随机序列的Verilog HDL实现 | 第52-53页 |
| ·低频信号的ROM实现 | 第53-54页 |
| ·信号抽取的Verilog HDL实现 | 第54页 |
| ·信号FFT的IP核实现 | 第54-56页 |
| ·复数求模算法的研究与Verilog HDL实现 | 第56-57页 |
| ·测速模块整体实现 | 第57-58页 |
| ·基于FPGA的信号处理系统的性能分析 | 第58-61页 |
| ·FPGA资源消耗情况 | 第58-59页 |
| ·FPGA代码效率 | 第59页 |
| ·信号处理系统的板级调试 | 第59-61页 |
| ·本章小结 | 第61-62页 |
| 结束语 | 第62-63页 |
| 致谢 | 第63-64页 |
| 参考文献 | 第64-66页 |