基于DM642的数字图像采集处理系统
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-13页 |
| ·课题背景 | 第7-8页 |
| ·数字信号处理的发展 | 第8-9页 |
| ·图像采集处理系统的现状 | 第9-10页 |
| ·实时图像处理系统的目的和意义 | 第10-11页 |
| ·课题方案的确定 | 第11-13页 |
| ·课题的设计任务 | 第11-12页 |
| ·本课题主要器件的选择 | 第12-13页 |
| 第二章 DM642的介绍 | 第13-21页 |
| ·DM642简介 | 第13-16页 |
| ·DM642的CPU 单元 | 第14-15页 |
| ·DM642 Cache 结构 | 第15-16页 |
| ·增强DMA 控制器(EDMA) | 第16页 |
| ·外部存储器接口 EMIF | 第16-18页 |
| ·DM642的视频端口 | 第18页 |
| ·其他外设 | 第18-21页 |
| 第三章 硬件电路设计 | 第21-39页 |
| ·存储器电路 | 第21-26页 |
| ·系统程序存储器设计(FLASH) | 第21-23页 |
| ·外部同步数据存储器 | 第23-25页 |
| ·EMIF 的地址线与控制线的布局 | 第25-26页 |
| ·图像采集模块 | 第26-28页 |
| ·JTAG 程序调试接口模块 | 第28-30页 |
| ·I~2C 总线接口电路 | 第30-31页 |
| ·以太网模块 | 第31-32页 |
| ·接口电路设计 | 第32-33页 |
| ·电源电路的设计 | 第33-36页 |
| ·系统电源 | 第33-35页 |
| ·电源监视与复位电路单元 | 第35-36页 |
| ·系统时钟与PLL 电源 | 第36-39页 |
| ·系统时钟 | 第36-37页 |
| ·PLL 电源 | 第37页 |
| ·存储器时钟 | 第37-39页 |
| 第四章 高速PCB电路板设计 | 第39-55页 |
| ·高速数字电路系统的电气特性 | 第39-41页 |
| ·系统PCB 板设计 | 第41-55页 |
| ·板层设计 | 第41-42页 |
| ·器件布局 | 第42-43页 |
| ·电路板布线 | 第43页 |
| ·去耦电容的配置 | 第43-44页 |
| ·信号的完整性分析 | 第44-55页 |
| 第五章 软件设计 | 第55-63页 |
| ·CCS 集成开发环境 | 第55-56页 |
| ·系统软件开发流程 | 第56-60页 |
| ·存储器空间配置文件 | 第57-58页 |
| ·中断汇编程序 | 第58-60页 |
| ·程序优化流程 | 第60-63页 |
| 第六章 结论 | 第63-64页 |
| 参考文献 | 第64-67页 |
| 致谢 | 第67-68页 |
| 作者简介 | 第68-69页 |
| 附录 系统电路原理图 | 第69-76页 |