基于嵌入式的回声测深仪系统设计
| 摘要 | 第1-4页 |
| Abstract | 第4-8页 |
| 1 绪论 | 第8-12页 |
| ·回声测深仪的发展概况 | 第8-9页 |
| ·回声测深仪发展阶段 | 第8-9页 |
| ·国外回声测深仪发展和研究现状 | 第9页 |
| ·国内回声测深仪发展和研究现状 | 第9页 |
| ·课题意义 | 第9-10页 |
| ·本文主要工作 | 第10-12页 |
| 2 系统方案设计和工作原理 | 第12-22页 |
| ·拟实现的技术指标和功能 | 第13页 |
| ·系统方案设计 | 第13-14页 |
| ·系统组成 | 第13-14页 |
| ·实时性分析 | 第14页 |
| ·硬件设计方案 | 第14-17页 |
| ·硬件平台 | 第14-15页 |
| ·处理器选型 | 第15-17页 |
| ·软件设计方案 | 第17-18页 |
| ·回声测深原理 | 第18-21页 |
| ·超声波测深过程 | 第18页 |
| ·发射信号参数设计 | 第18-19页 |
| ·渡越时间的估计 | 第19-21页 |
| ·本章小结 | 第21-22页 |
| 3 收发电路的设计与仿真 | 第22-39页 |
| ·收发电路设计方案 | 第22-23页 |
| ·超声波发射电路 | 第23-29页 |
| ·信号调制电路 | 第23-24页 |
| ·功率放大电路 | 第24-29页 |
| ·超声波接收电路 | 第29-38页 |
| ·选频放大电路 | 第29-33页 |
| ·时间增益补偿电路 | 第33-36页 |
| ·检波电路 | 第36-38页 |
| ·本章小结 | 第38-39页 |
| 4 基于FPGA的接口设计 | 第39-49页 |
| ·分频模块 | 第39-40页 |
| ·AD采样及缓存模块 | 第40-45页 |
| ·ADC模块 | 第40-42页 |
| ·采样缓存模块 | 第42-45页 |
| ·串行通信模块 | 第45-48页 |
| ·串行通信原理 | 第45页 |
| ·UART的FPGA实现 | 第45-48页 |
| ·电平转换 | 第48页 |
| ·本章小结 | 第48-49页 |
| 5 基于WinCE的S3C2440驱动设计 | 第49-59页 |
| ·S3C2440与收发电路接口 | 第49页 |
| ·基于WinCE驱动的设计 | 第49-58页 |
| ·WinCE概述 | 第49-50页 |
| ·驱动程序的结构 | 第50页 |
| ·流接口驱动程序入口函数 | 第50-51页 |
| ·GPIO驱动设计 | 第51-52页 |
| ·PWM驱动设计 | 第52-54页 |
| ·ADC驱动设计 | 第54-58页 |
| ·本章小结 | 第58-59页 |
| 6 应用程序设计 | 第59-68页 |
| ·回波数据的采样 | 第59-60页 |
| ·回波数据的处理 | 第60-62页 |
| ·深度计算 | 第60-61页 |
| ·采样数据转换颜色数据 | 第61页 |
| ·报警处理 | 第61页 |
| ·深度补偿修正 | 第61-62页 |
| ·串口通信设计 | 第62-65页 |
| ·打开和关闭串行端口 | 第62页 |
| ·配置串行端口 | 第62-63页 |
| ·设置超时值 | 第63页 |
| ·读写串行端口 | 第63页 |
| ·异步多线程通信 | 第63-65页 |
| ·显示界面设计 | 第65-67页 |
| ·本章小结 | 第67-68页 |
| 结束语 | 第68-69页 |
| 致谢 | 第69-70页 |
| 参考文献 | 第70-72页 |