低复杂度数字预失真技术的设计与实现
| 摘要 | 第4-5页 |
| Abstract | 第5页 |
| 1 绪论 | 第8-12页 |
| 1.1 研究背景及意义 | 第8页 |
| 1.2 研究现状及发展趋势 | 第8-10页 |
| 1.3 主要内容及创新点 | 第10-12页 |
| 2 数字预失真系统设计基础 | 第12-28页 |
| 2.1 功放的非线性失真特性 | 第12-13页 |
| 2.2 功放的非线性失真指标 | 第13-14页 |
| 2.3 数字预失真系统性能评价方法 | 第14-16页 |
| 2.4 无记忆功放模型 | 第16-17页 |
| 2.5 有记忆效应功放模型 | 第17-21页 |
| 2.6 自适应学习结构的分析 | 第21-24页 |
| 2.7 自适应算法的分析 | 第24-28页 |
| 3 数字预失真设计 | 第28-50页 |
| 3.1 模型研究 | 第28-33页 |
| 3.2 延时对齐 | 第33-40页 |
| 3.3 算法设计分析与验证 | 第40-50页 |
| 4 数字预失真在FPGA中的实现 | 第50-62页 |
| 4.1 FPGA设计原理 | 第50-51页 |
| 4.2 数字预失真器在FPGA中的设计 | 第51-56页 |
| 4.3 系统综合 | 第56-57页 |
| 4.4 数字预失真系统验证平台 | 第57-58页 |
| 4.5 功放预失真效果验证 | 第58-62页 |
| 5 论文总结与未来展望 | 第62-64页 |
| 致谢 | 第64-65页 |
| 参考文献 | 第65-69页 |