首页--工业技术论文--无线电电子学、电信技术论文--无线通信论文

高阶QAM基带处理平台实现技术研究

摘要第5-6页
ABSTRACT第6页
第一章 绪论第13-16页
    1.1 QAM调制技术的研究背景以及意义第13-14页
    1.2 QAM调制技术发展的国内外现状第14页
    1.3 论文的主要研究内容以及结构安排第14-16页
第二章 QAM调制技术原理及其性能分析第16-22页
    2.1 QAM调制基本原理第16-18页
    2.2 QAM调制性能分析第18-21页
    2.3 本章小结第21-22页
第三章 高阶QAM基带处理系统硬件平台的设计与实现第22-56页
    3.1 高阶QAM基带信号处理需求分析以及系统总体方案设计第22-27页
        3.1.1 高阶QAM系统需求分析第22-23页
        3.1.2 高阶QAM数字基带传输系统总体方案第23-25页
        3.1.3 系统硬件平台器件选型清单第25-26页
        3.1.4 系统基带处理硬件平台方案设计第26-27页
    3.2 高阶QAM基带处理平台FPGA模块实现方案设计第27-33页
        3.2.1 FPGA供电电路设计第27-28页
        3.2.2 FPGA配置电路第28-29页
        3.2.3 FPGA时钟电路设计第29-30页
        3.2.4 FPGA与外围电路的接.设计第30-33页
            3.2.4.1 FPGA与时钟芯片CDCM61001的接.设计第30页
            3.2.4.2 FPGA与数模转换器AD9788的接.设计第30-31页
            3.2.4.3 FPGA与模数转换器AD9643的接.设计方案第31-32页
            3.2.4.4 FPGA与采样率可调位同步方案接.设计第32页
            3.2.4.5 FPGA与载波恢复方案接.设计第32-33页
            3.2.4.6 FPGA与DSP接.方案设计第33页
    3.3 高阶QAM基带处理平台DSP模块实现方案设计第33-39页
        3.3.1 TMS320C6424 JTAG配置设计第34-35页
        3.3.2 TMS320C6424与存储设备之间的通信方案设计第35-38页
            3.3.2.1 TMS320C6424与DDR2之间的通信方案设计第35-37页
            3.3.2.2 TMS320C6424与Flash之间的通信方案设计第37页
            3.3.2.3 TMS320C6424与EEPROM之间的通信方案设计第37-38页
        3.3.3 TMS320C6424与以太网之间的通信第38-39页
    3.4 基带处理平台系统时钟模块设计第39-41页
    3.5 高阶QAM基带处理平台数模/模数转换模块的设计第41-47页
        3.5.1 数模转换模块AD9788方案设计第41-44页
        3.5.2 模数转换模块AD9643方案设计第44-47页
    3.6 高阶QAM基带处理平台采样率可调的位同步方案的设计第47-50页
        3.6.1 全数字位同步方案的实现技术及其存在的问题第47-48页
        3.6.2 采样率可调的方案介绍及其实现方案第48-50页
    3.7 高阶QAM基带处理平台载波恢复模块电路设计方案第50-51页
    3.8 高阶QAM基带处理平台复位电路设计方案第51-53页
        3.8.1 FPGA端复位电路设计方案第51-52页
        3.8.2 DSP端复位电路设计第52-53页
    3.9 高阶QAM基带处理平台电源系统设计以及电源板设计第53-54页
        3.9.1 硬件平台电源系统设计第53页
        3.9.2 硬件平台电源板设计第53-54页
    3.10 高阶QAM基带处理平台硬件电路设计第54-55页
    3.11 本章小结第55-56页
第四章 高阶QAM基带处理平台调试与分析第56-73页
    4.1 高阶QAM基带处理平台静态测试第56页
    4.2 高阶QAM基带处理平台时钟输出电路功能测试第56-57页
    4.3 高阶QAM基带处理平台FPGA的JTAG接.测试以及功能测试第57-58页
    4.4 高阶QAM基带处理平台时钟芯片CDCM61001功能测试第58-59页
    4.5 高阶QAM基带处理平台数模-模数转换模块调试第59-65页
        4.5.1 基带硬件平台数模转换模块调试第59-62页
        4.5.2 基带硬件平台模数转换模块调试第62-63页
        4.5.3 基带硬件平台自回环测试第63-65页
    4.6 高阶QAM基带处理平台DSP端测试第65-68页
        4.6.1 DSP端的JTAG连接调试第65页
        4.6.2 DSP端DDR2调试第65-66页
        4.6.3 DSP端NANDFLASH调试第66页
        4.6.4 DSP与EEPROM调试第66-67页
        4.6.5 DSP端网卡测试第67-68页
    4.7 硬件电路板级性能测试第68-70页
        4.7.1 板级稳定性测试第68页
        4.7.2 模数转换器性能测试第68-70页
    4.8 基带板QAM调制信号实现测试第70-72页
    4.9 本章小结第72-73页
第五章 总结与展望第73-74页
    5.1 工作总结第73页
    5.2 研究展望第73-74页
致谢第74-75页
参考文献第75-77页
攻读硕士学位期间的研究成果第77-78页

论文共78页,点击 下载论文
上一篇:可配置多模式GNSS信号同步技术研究
下一篇:非线性预编码中的星座扩展及解调方法研究