摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第一章 绪论 | 第13-19页 |
1.1 研究背景及现状 | 第13-17页 |
1.1.1 无线通信系统发展历程 | 第13-15页 |
1.1.2 MIMO技术 | 第15-16页 |
1.1.3 大规模MIMO技术 | 第16-17页 |
1.2 本文主要研究内容及论文结构 | 第17-19页 |
第二章 MIMO系统及预编码技术 | 第19-35页 |
2.1 MIMO系统 | 第19-21页 |
2.1.1 系统模型 | 第19-20页 |
2.1.2 系统频谱效率 | 第20-21页 |
2.2 大规模MIMO系统 | 第21-26页 |
2.2.1 系统模型 | 第22-23页 |
2.2.2 系统频谱效率 | 第23-26页 |
2.3 预编码技术 | 第26-34页 |
2.3.1 LTE-Advanced下行多用户预编码 | 第26-33页 |
2.3.2 大规模MIMO预编码技术 | 第33-34页 |
2.4 本章小结 | 第34-35页 |
第三章 大规模MIMO预编码算法研究 | 第35-46页 |
3.1 最大比传输预编码 | 第36-39页 |
3.1.1 归一化分析 | 第36-38页 |
3.1.2 复杂度分析 | 第38-39页 |
3.2 迫零预编码 | 第39-42页 |
3.2.1 归一化分析 | 第39-42页 |
3.2.2 复杂度分析 | 第42页 |
3.3 仿真分析 | 第42-45页 |
3.4 本章小结 | 第45-46页 |
第四章 低复杂度大规模MIMO预编码算法研究 | 第46-63页 |
4.1 TPE预编码 | 第46-54页 |
4.1.1 算法分析 | 第46-54页 |
4.1.2 复杂度分析 | 第54页 |
4.2 施密特正交干扰预编码 | 第54-57页 |
4.2.1 算法分析 | 第55-57页 |
4.2.2 复杂度分析 | 第57页 |
4.3 仿真分析 | 第57-62页 |
4.4 本章小结 | 第62-63页 |
第五章 施密特正交干扰预编码算法的FPGA实现 | 第63-76页 |
5.1 施密特正交干扰预编码算法定点分析 | 第63-65页 |
5.2 施密特正交干扰预编码算法FPGA设计 | 第65-69页 |
5.2.1 预编码硬件方案设计 | 第65-66页 |
5.2.2 预编码关键模块设计 | 第66-69页 |
5.3 施密特正交干扰预编码电路测试与验证 | 第69-75页 |
5.3.1 预编码电路的验证平台 | 第69-71页 |
5.3.2 预编码电路功能仿真分析 | 第71-72页 |
5.3.3 电路资源分析及时钟报告 | 第72-73页 |
5.3.4 板级测试与结果分析 | 第73-75页 |
5.4 本章小结 | 第75-76页 |
第六章 全文总结与展望 | 第76-78页 |
6.1 全文总结 | 第76页 |
6.2 未来工作与展望 | 第76-78页 |
致谢 | 第78-80页 |
参考文献 | 第80-83页 |
个人简历及攻读硕士学位期间的研究成果 | 第83-84页 |