低噪声高精度脑电信号采集系统研究与设计
摘要 | 第5-6页 |
Abstract | 第6-7页 |
第一章 绪论 | 第10-15页 |
1.1 课题背景及其研究意义 | 第10页 |
1.2 国内外研究状况 | 第10-13页 |
1.3 论文研究内容及组织架构 | 第13-14页 |
1.4 本章小结 | 第14-15页 |
第二章 系统整体方案设计 | 第15-18页 |
2.1 系统整体方案设计 | 第15-17页 |
2.1.1 脑电信号采集基础 | 第15-16页 |
2.1.2 系统整体方案设计 | 第16-17页 |
2.2 本章小结 | 第17-18页 |
第三章 系统硬件设计与实现 | 第18-39页 |
3.1 有源脑电电极相关电路设计 | 第18-20页 |
3.2 传输屏蔽技术设计 | 第20-23页 |
3.3 ADC电路设计 | 第23-27页 |
3.4 其它关键电路模块设计 | 第27-37页 |
3.4.1 滤波调理电路设计 | 第28-30页 |
3.4.2 可编程逻辑电路设计 | 第30-33页 |
3.4.3 电源管理电路设计 | 第33-37页 |
3.5 PCB布局布线 | 第37-38页 |
3.6 本章小结 | 第38-39页 |
第四章 系统软件设计与实现 | 第39-57页 |
4.1 系统软件总体设计 | 第39-40页 |
4.2 可编程逻辑电路软件设计与实现 | 第40-54页 |
4.2.1 时钟模块设计与实现 | 第40-41页 |
4.2.2 ADC配置模块设计与实现 | 第41-43页 |
4.2.3 数据处理模块设计与实现 | 第43-46页 |
4.2.4 缓存模块设计 | 第46-47页 |
4.2.5 多路整合发送模块 | 第47-49页 |
4.2.6 指令接收模块设计 | 第49-51页 |
4.2.7 系统控制模块设计 | 第51-53页 |
4.2.8 可编程逻辑电路软件整体实现 | 第53-54页 |
4.3 PC端上位机设计与实现 | 第54-56页 |
4.4 本章小结 | 第56-57页 |
第五章 系统测试 | 第57-64页 |
5.1 系统功能测试 | 第57-61页 |
5.2 性能对比测试 | 第61-63页 |
5.3 本章小结 | 第63-64页 |
总结与展望 | 第64-66页 |
总结 | 第64-65页 |
展望 | 第65-66页 |
参考文献 | 第66-70页 |
攻读硕士学位期间取得的研究成果 | 第70-71页 |
致谢 | 第71-72页 |
附件 | 第72页 |