摘要 | 第5-6页 |
Abstract | 第6-7页 |
第1章 绪论 | 第13-19页 |
1.1 课题研究背景及意义 | 第13-15页 |
1.2 国内外研究现状 | 第15-17页 |
1.3 课题来源及本文主要内容 | 第17-19页 |
第2章 频率合成器基本理论 | 第19-34页 |
2.1 锁相环的基本组成 | 第19-26页 |
2.1.1 鉴相器 | 第19-23页 |
2.1.2 环路滤波器 | 第23-25页 |
2.1.3 压控振荡器 | 第25-26页 |
2.2 锁相式频率源设计方案 | 第26-28页 |
2.2.1 取样锁相环 | 第26-27页 |
2.2.2 倍频锁相环 | 第27-28页 |
2.2.3 混频锁相环 | 第28页 |
2.3 PLL噪声特性和杂散分析 | 第28-31页 |
2.3.1 PLL噪声特性 | 第28-30页 |
2.3.2 PLL杂散分析 | 第30-31页 |
2.4 频率合成器的主要技术指标 | 第31-33页 |
2.5 本章小结 | 第33-34页 |
第3章 频率源设计方案 | 第34-46页 |
3.1 频率源设计分析过程 | 第34-35页 |
3.2 频率源主要性能指标及功能要求 | 第35-36页 |
3.3 方案可行性分析 | 第36-45页 |
3.3.1 关键器件选择 | 第36-39页 |
3.3.2 环路滤波器设计 | 第39-42页 |
3.3.3 仿真及仿真结果分析 | 第42-45页 |
3.4 本章小结 | 第45-46页 |
第4章 频率源硬件及软件设计方案 | 第46-64页 |
4.1 线性电压调节器 | 第46-48页 |
4.1.1 三种电压调节器的比较 | 第46-47页 |
4.1.2 线性电压调节器的工作原理 | 第47-48页 |
4.1.3 线性电压调节器的应用 | 第48页 |
4.2 频率源硬件方案设计 | 第48-57页 |
4.2.1 频率源电源电路设计 | 第48页 |
4.2.2 运放供电电源设计 | 第48-51页 |
4.2.3 锁相环芯片电源引脚供电电路设计 | 第51-53页 |
4.2.4 压控振荡器芯片电源引脚供电电路设计 | 第53页 |
4.2.5 环路滤波器设计 | 第53-54页 |
4.2.6 频率源整体电路设计 | 第54-57页 |
4.3 STM32低频控制板主要电路设计 | 第57-59页 |
4.3.1 复位电路设计 | 第57页 |
4.3.2 JTAG电路设计 | 第57-58页 |
4.3.3 串口驱动电路设计 | 第58页 |
4.3.4 STM32低频控制板电源设计 | 第58-59页 |
4.4 频率源软件方案设计 | 第59-61页 |
4.4.1 可编程锁相环芯片HMC703LP4E工作原理 | 第59-61页 |
4.5 系统实现 | 第61-63页 |
4.6 本章小结 | 第63-64页 |
第5章 频率源测试结果及分析 | 第64-76页 |
5.1 测量仪器与测量方案 | 第64-65页 |
5.2 频率源主要指标测试及结果分析 | 第65-74页 |
5.3 测试过程中遇到的问题及解决办法 | 第74-75页 |
5.4 本章小结 | 第75-76页 |
总结与展望 | 第76-78页 |
参考文献 | 第78-82页 |
致谢 | 第82页 |