首页--工业技术论文--无线电电子学、电信技术论文--无线通信论文--移动通信论文

LTE物理层下行链路同步技术的研究与实现

致谢第5-6页
摘要第6-7页
ABSTRACT第7-8页
1 引言第12-18页
    1.1 课题的研究背景和意义第12-13页
    1.2 国内外研究现状第13-14页
    1.3 本文主要内容和章节安排第14-18页
2 OFDM原理及同步技术研究第18-30页
    2.1 OFDM原理第18-20页
    2.2 无线衰落信道特性第20-21页
        2.2.1 多径效应第20-21页
        2.2.2 多普勒频移第21页
    2.3 定时误差对LTE接收机的影响第21-23页
    2.4 载波频率误差对LTE接收机的影响第23-24页
    2.5 OFDM经典定时估计算法仿真分析第24-28页
        2.5.1 S&C算法第24-25页
        2.5.2 Minn算法第25-27页
        2.5.3 Park算法第27-28页
    2.6 本章小结第28-30页
3 LTE物理层下行链路关键技术与规范第30-42页
    3.1 LTE物理层下行链路概述第30-31页
    3.2 LTE下行链路同步处理流程第31页
    3.3 物理资源块第31-33页
    3.4 LTE帧结构第33-41页
        3.4.1 TDD和FDD帧结构第33-35页
        3.4.2 LTE物理层下行链路参数列表第35页
        3.4.3 CP配置第35-36页
        3.4.4 主同步序列生成规范第36-39页
        3.4.5 辅同步序列生成规范第39-41页
    3.5 本章小结第41-42页
4 LTE下行链路同步技术的软件设计与实现第42-68页
    4.1 降采样第42-44页
    4.2 PSS检测第44-50页
        4.2.1 初同步处理流程第45页
        4.2.2 基于PSS序列的互相关/差分相关检测算法第45-49页
        4.2.3 PSS检测实现步骤第49-50页
    4.3 CP类型检测第50-52页
        4.3.1 CP类型检测处理流程第50-51页
        4.3.2 CP类型检测实现步骤第51-52页
    4.4 SSS检测第52-55页
        4.4.1 辅同步处理流程第52-53页
        4.4.2 SSS检测实现步骤第53-55页
    4.5 分数倍频偏估计第55-57页
        4.5.1 分数倍频偏估计处理流程第55-56页
        4.5.2 分数倍频偏估计实现步骤第56-57页
    4.6 整数倍频偏估计第57-59页
        4.6.1 整数倍频偏估计处理流程第57-58页
        4.6.2 整数倍频偏估计实现步骤第58-59页
    4.7 LabVIEW软件平台介绍第59-62页
        4.7.1 LabVIEW程序架构第60-62页
    4.8 LTE下行链路软件仿真测试结果第62-66页
    4.9 本章小结第66-68页
5 LTE下行链路同步部分FPGA设计与实现第68-86页
    5.1 LabVIEW FPGA模块第68-69页
    5.2 FIFO技术第69-70页
    5.3 Pipeline技术第70-71页
    5.4 LTE下行链路初同步硬件设计第71-84页
        5.4.1 定点化分析第71-74页
        5.4.2 PSS检测模块硬件设计第74-75页
        5.4.3 PSS检测模块测试结果第75-79页
        5.4.4 CP类型检测模块硬件设计第79-82页
        5.4.5 CP类型检测模块测试结果第82-84页
    5.5 本章小结第84-86页
6 结论与展望第86-88页
    6.1 结论第86-87页
    6.2 展望第87-88页
参考文献第88-92页
作者简历及攻读硕士学位期间取得的研究成果第92-96页
学位论文数据集第96页

论文共96页,点击 下载论文
上一篇:基于双重态度模型理论的国家形象整合营销传播研究
下一篇:农民专业合作社治理研究--基于管理移植和文化嵌入