基于FPGA配置的电路系统设计
| 摘要 | 第1-4页 |
| Abstract | 第4-5页 |
| 目录 | 第5-7页 |
| 第一章 绪论 | 第7-11页 |
| ·论文研究的目标和背景 | 第7-8页 |
| ·论文研究的主要工作 | 第8-9页 |
| ·论文研究的意义与成果 | 第9-10页 |
| ·论文的主要研究内容 | 第10-11页 |
| 第二章 系统中应用的器件性能及原理 | 第11-19页 |
| ·FLASH 结构及其原理 | 第11-12页 |
| ·NOR 与 NAND FLASH | 第12页 |
| ·FPGA 与 CPLD 的性能及优点 | 第12-14页 |
| ·FPGA 与 CPLD 的优点 | 第13页 |
| ·FPGA 与 CPLD 的各自特点比较 | 第13-14页 |
| ·USB 总线 | 第14-19页 |
| ·USB 系统结构 | 第14-15页 |
| ·协议中的系统互联 | 第15-16页 |
| ·通讯数据结构 | 第16-19页 |
| 第三章 FPGA 的加载方式 | 第19-29页 |
| ·PS 模式下加载 FPGA | 第19-22页 |
| ·AS 模式下加载 FPGA | 第22-23页 |
| ·JTAG 加载模式 | 第23-29页 |
| ·JTAG 电路结构 | 第23-27页 |
| ·FPGA 的 JTAG 连接结构 | 第27-29页 |
| 第四章 功能的设计与验证 | 第29-57页 |
| ·PCB 板的绘制 | 第30-38页 |
| ·USB 子板 | 第31-34页 |
| ·FPGA 配置子板设计 | 第34-38页 |
| ·硬件平台的测试与验证 | 第38-57页 |
| ·USB 芯片功能测试 | 第39-44页 |
| ·FLASH 芯片的使用与验证 | 第44-49页 |
| ·验证外接 JTAG 模式配置 FPGA | 第49-50页 |
| ·验证 PS 模式配置 FPGA | 第50-57页 |
| 第五章 整体框架的设计与验证 | 第57-73页 |
| ·功能流程 | 第57-60页 |
| ·功能模块(CU) | 第60-62页 |
| ·CU 模块功能 | 第60-61页 |
| ·CU 模块管脚列表 | 第61-62页 |
| ·CU 模块功能详述 | 第62页 |
| ·寄存器模块(Regs) | 第62-65页 |
| ·寄存器模块(Regs)实现功能 | 第63页 |
| ·寄存器模块(Regs)管脚列表 | 第63-64页 |
| ·寄存器模块(Regs)功能详述 | 第64-65页 |
| ·内置 Blaster(EB)模块 | 第65-66页 |
| ·内置 Blaster(EB)管脚列表 | 第65-66页 |
| ·内置 Blaster(EB)功能详述 | 第66页 |
| ·PS 配置模块(PS) | 第66-69页 |
| ·PS 配置模块(PS)实现功能 | 第66-67页 |
| ·PS 配置模块(PS)管脚列表 | 第67-69页 |
| ·系统功能总结 | 第69-70页 |
| ·BCS_710 板卡 | 第70-73页 |
| 第六章 结束语 | 第73-75页 |
| ·总结 | 第73页 |
| ·展望 | 第73-75页 |
| 致谢 | 第75-77页 |
| 参考文献 | 第77-79页 |
| 研究成果 | 第79-80页 |