基于FPGA的工业CT数据UDP传输系统的应用研究
| 摘要 | 第1-4页 |
| ABSTRACT | 第4-8页 |
| 1 绪论 | 第8-12页 |
| ·背景及意义 | 第8页 |
| ·研究现状 | 第8-10页 |
| ·研究内容 | 第10页 |
| ·本章小结 | 第10-12页 |
| 2 工业 CT 采集数据传输系统总体设计 | 第12-20页 |
| ·系统性能需求分析 | 第12-14页 |
| ·系统总体设计 | 第14-19页 |
| ·硬件设计 | 第14页 |
| ·网络协议的简化与实现流程 | 第14-19页 |
| ·本章小结 | 第19-20页 |
| 3 系统硬件实现 | 第20-36页 |
| ·主控芯片选型 | 第20-23页 |
| ·FPGA 结构 | 第20-22页 |
| ·Spartan-3 系列 FPGA | 第22-23页 |
| ·物理层(PHY)芯片 | 第23页 |
| ·硬件设计 | 第23-35页 |
| ·FPGA 时钟电路 | 第24页 |
| ·FPGA 电源电路 | 第24-25页 |
| ·FPGA 配置电路 | 第25-26页 |
| ·FPGA 接口电路 | 第26-27页 |
| ·PHY 芯片电路 | 第27-30页 |
| ·接口电路 | 第30-32页 |
| ·前端电路 | 第32-35页 |
| ·本章小结 | 第35-36页 |
| 4 系统 FPGA 软件实现 | 第36-62页 |
| ·硬件描述语言 | 第36-37页 |
| ·概述 | 第36页 |
| ·Verilog HDL 语言 | 第36-37页 |
| ·ISE 开发流程 | 第37-40页 |
| ·传输系统 UDP 协议的实现 | 第40-42页 |
| ·UDP 缓冲模块 | 第40-41页 |
| ·UDP 发送模块 | 第41页 |
| ·UDP 校验和计算模块 | 第41页 |
| ·UDP 接收模块 | 第41-42页 |
| ·传输系统 IP 协议的实现 | 第42-45页 |
| ·缓冲模块 | 第43-44页 |
| ·IP 发送模块 | 第44页 |
| ·IP 接收模块 | 第44-45页 |
| ·IP 校验和计算模块 | 第45页 |
| ·传输系统 MAC 层协议的实现 | 第45-56页 |
| ·MAC 层发送模块 | 第46-53页 |
| ·MAC 层接收模块 | 第53-54页 |
| ·MAC 状态模块 | 第54-55页 |
| ·MAC 控制模块 | 第55页 |
| ·MII 管理模块 | 第55页 |
| ·主机接口模块 | 第55-56页 |
| ·传输系统 FPGA 前级模块 | 第56-57页 |
| ·I2C 模块 | 第56-57页 |
| ·转换模块和处理模块 | 第57页 |
| ·FIFO | 第57页 |
| ·数据采集系统的 FPGA 数字逻辑实现 | 第57-59页 |
| ·通讯模块 | 第58页 |
| ·命令解析模块 | 第58-59页 |
| ·DDC118 配置模块 | 第59页 |
| ·数据接收模块 | 第59页 |
| ·RAM 模块 | 第59页 |
| ·数据发送模块 | 第59页 |
| ·本章小结 | 第59-62页 |
| 5 设计测试 | 第62-70页 |
| ·UDP 发送仿真 | 第62页 |
| ·IP 发送仿真 | 第62-63页 |
| ·MAC 发送仿真 | 第63-65页 |
| ·CRC 模块仿真 | 第63-64页 |
| ·MAC 层发送仿真 | 第64-65页 |
| ·接收模块的仿真 | 第65页 |
| ·系统实测 | 第65-68页 |
| ·系统性能分析 | 第68页 |
| ·本章小结 | 第68-70页 |
| 6 总结与展望 | 第70-72页 |
| ·总结 | 第70页 |
| ·展望 | 第70-72页 |
| 致谢 | 第72-74页 |
| 参考文献 | 第74-78页 |
| 附录 | 第78页 |
| A. 作者在攻读学位期间发表的论文目录 | 第78页 |
| B. 实物照片 | 第78页 |