高速D/A转换器的衬底噪声耦合机理及抑制技术
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-9页 |
·国内外研究现状 | 第7页 |
·本论文研究任务和目标 | 第7-8页 |
·本论文结构 | 第8-9页 |
第二章 衬底噪声背景知识 | 第9-21页 |
·衬底效应 | 第9-13页 |
·衬底的物理学分析 | 第9-11页 |
·衬底的结型效应 | 第11-12页 |
·衬底寄生效应对电路的影响 | 第12-13页 |
·衬底噪声的定义 | 第13-15页 |
·衬底噪声的特性分析 | 第15-18页 |
·衬底噪声的注入 | 第16页 |
·噪声在衬底的传播方式 | 第16-17页 |
·噪声感应机制 | 第17-18页 |
·衬底噪声的频域分析 | 第18页 |
·衬底噪声对电路的影响 | 第18页 |
·本章小结 | 第18-21页 |
第三章 衬底噪声耦合过程建模 | 第21-37页 |
·当前的建模技术 | 第21-29页 |
·有限元法(FEM) | 第22-25页 |
·边界元法(BEM) | 第25-29页 |
·电阻宏模型法 | 第29-36页 |
·本章小结 | 第36-37页 |
第四章 D/A转换器衬底噪声耦合机理分析 | 第37-57页 |
·D/A转换器结构 | 第37-42页 |
·D/A数模转换器的特性参数 | 第37-38页 |
·D/A转换器的静态参数 | 第38-39页 |
·D/A转换器的动态参数 | 第39-42页 |
·D/A转换器中的衬底噪声模型的建立 | 第42-45页 |
·锁存器对衬底噪声的影响分析 | 第45-49页 |
·主从锁存器的衬底噪声 | 第45-47页 |
·锁存器对衬底噪声的影响 | 第47-49页 |
·电流源开关驱动对衬底噪声影响的分析 | 第49-53页 |
·噪声对电流源输出稳定性的影响分析 | 第53-54页 |
·噪声对D/A转换器动态性能的影响 | 第54-56页 |
·本章小结 | 第56-57页 |
第五章 衬底噪声抑制技术 | 第57-73页 |
·开关时序延展技术 | 第57-59页 |
·基于电流的数字逻辑结构电路 | 第59-65页 |
·MOS电流模逻辑(MCML) | 第60-61页 |
·折叠式源耦合逻辑电路(FSCL) | 第61-62页 |
·电流舵逻辑电路(CSL) | 第62-63页 |
·平衡电流逻辑(CBL) | 第63-65页 |
·无源保护环结构 | 第65-71页 |
·保护环在频域内的抑制噪声特性分析 | 第66-67页 |
·保护环的宽度考虑 | 第67-68页 |
·保护环的放置影响 | 第68-69页 |
·保护环形状的影响考虑 | 第69-70页 |
·衬底掺杂类型对保护环的影响 | 第70-71页 |
·从模拟电路抗噪声电路优化方面的考虑 | 第71-72页 |
·本章小结 | 第72-73页 |
第六章 总结与展望 | 第73-75页 |
致谢 | 第75-77页 |
参考文献 | 第77-81页 |
研究成果 | 第81-82页 |