首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

高速D/A转换器的衬底噪声耦合机理及抑制技术

摘要第1-4页
Abstract第4-7页
第一章 绪论第7-9页
   ·国内外研究现状第7页
   ·本论文研究任务和目标第7-8页
   ·本论文结构第8-9页
第二章 衬底噪声背景知识第9-21页
   ·衬底效应第9-13页
     ·衬底的物理学分析第9-11页
     ·衬底的结型效应第11-12页
     ·衬底寄生效应对电路的影响第12-13页
   ·衬底噪声的定义第13-15页
   ·衬底噪声的特性分析第15-18页
     ·衬底噪声的注入第16页
     ·噪声在衬底的传播方式第16-17页
     ·噪声感应机制第17-18页
   ·衬底噪声的频域分析第18页
   ·衬底噪声对电路的影响第18页
   ·本章小结第18-21页
第三章 衬底噪声耦合过程建模第21-37页
   ·当前的建模技术第21-29页
     ·有限元法(FEM)第22-25页
     ·边界元法(BEM)第25-29页
   ·电阻宏模型法第29-36页
   ·本章小结第36-37页
第四章 D/A转换器衬底噪声耦合机理分析第37-57页
   ·D/A转换器结构第37-42页
     ·D/A数模转换器的特性参数第37-38页
     ·D/A转换器的静态参数第38-39页
     ·D/A转换器的动态参数第39-42页
   ·D/A转换器中的衬底噪声模型的建立第42-45页
   ·锁存器对衬底噪声的影响分析第45-49页
     ·主从锁存器的衬底噪声第45-47页
     ·锁存器对衬底噪声的影响第47-49页
   ·电流源开关驱动对衬底噪声影响的分析第49-53页
   ·噪声对电流源输出稳定性的影响分析第53-54页
   ·噪声对D/A转换器动态性能的影响第54-56页
   ·本章小结第56-57页
第五章 衬底噪声抑制技术第57-73页
   ·开关时序延展技术第57-59页
   ·基于电流的数字逻辑结构电路第59-65页
     ·MOS电流模逻辑(MCML)第60-61页
     ·折叠式源耦合逻辑电路(FSCL)第61-62页
     ·电流舵逻辑电路(CSL)第62-63页
     ·平衡电流逻辑(CBL)第63-65页
   ·无源保护环结构第65-71页
     ·保护环在频域内的抑制噪声特性分析第66-67页
     ·保护环的宽度考虑第67-68页
     ·保护环的放置影响第68-69页
     ·保护环形状的影响考虑第69-70页
     ·衬底掺杂类型对保护环的影响第70-71页
   ·从模拟电路抗噪声电路优化方面的考虑第71-72页
   ·本章小结第72-73页
第六章 总结与展望第73-75页
致谢第75-77页
参考文献第77-81页
研究成果第81-82页

论文共82页,点击 下载论文
上一篇:硅基应变与弛豫材料的缺陷机理与表征研究
下一篇:LTCC/LTCF异质材料贴片滤波器设计