配电网单相接地故障判别装置的研究与实现
| 中文摘要 | 第1页 |
| 英文摘要 | 第4-7页 |
| 第一章 引言 | 第7-9页 |
| ·问题的提出 | 第7页 |
| ·问题的解决 | 第7-8页 |
| ·论文工作的主要内容 | 第8-9页 |
| 第二章 中性点非有效接地系统及其故障选线算法 | 第9-19页 |
| ·中性点不接地电网单相接地故障分析 | 第9-14页 |
| ·故障后稳态过程分析 | 第9-12页 |
| ·故障后暂态过程分析 | 第12-14页 |
| ·影响中性点非有效接地系统选线的因素分析 | 第14-15页 |
| ·现有主要选线方法及评价 | 第15-18页 |
| ·小结 | 第18-19页 |
| 第三章 DSP 选线装置的硬件系统设计 | 第19-42页 |
| ·选线装置的硬件总体结构 | 第19-20页 |
| ·DSP 模块 | 第20-22页 |
| ·数据采集模块 | 第22-25页 |
| ·模拟多路开关 | 第22-23页 |
| ·A/D 转换器 | 第23-25页 |
| ·双口RAM 模块 | 第25-29页 |
| ·IDT71V321 内部结构及功能 | 第26-27页 |
| ·双口RAM 与处理器之间的接口设计 | 第27-28页 |
| ·双口RAM 模块的分区处理及软件设计 | 第28-29页 |
| ·CPLD 模块 | 第29-32页 |
| ·用CPLD 实现系统逻辑应用分析[24] | 第29-30页 |
| ·EPM7128 介绍 | 第30-31页 |
| ·逻辑控制的具体实现 | 第31-32页 |
| ·外围电路功能的实现 | 第32-41页 |
| ·显示电路的实现 | 第32-35页 |
| ·键盘系统的实现 | 第35-36页 |
| ·I~2C 总线时钟的实现 | 第36-37页 |
| ·串口通信的实现 | 第37-39页 |
| ·GSM 通信的实现 | 第39-41页 |
| ·小节 | 第41-42页 |
| 第四章 DSP 选线装置的软件系统设计 | 第42-47页 |
| ·软件程序语言的选择 | 第42页 |
| ·DSP 软件集成开发环境 | 第42-43页 |
| ·软件开发设计方案 | 第43-46页 |
| ·小结 | 第46-47页 |
| 第五章 系统的抗干扰措施 | 第47-53页 |
| ·干扰方式和干扰来源 | 第47页 |
| ·干扰对装置的影响 | 第47-48页 |
| ·微机保护的抗干扰措施 | 第48-52页 |
| ·硬件方面的抗干扰措施 | 第48-50页 |
| ·软件方面的抗干扰措施 | 第50-52页 |
| ·完善的系统自检程序 | 第51页 |
| ·数值运算的容错设计 | 第51页 |
| ·数字滤波技术 | 第51页 |
| ·采用冗余数据结构处理关键数据标志 | 第51-52页 |
| ·设置标志位 | 第52页 |
| ·装置的整体测试结果 | 第52页 |
| ·小结 | 第52-53页 |
| 第六章 结论 | 第53-54页 |
| 参考文献 | 第54-56页 |
| 致谢 | 第56-57页 |
| 在学期间发表的学术论文和参加科研情况 | 第57-58页 |
| 详细摘要 | 第58-66页 |