摘要 | 第1-5页 |
ABSTRACT | 第5-14页 |
第一章 前言 | 第14-21页 |
·第三代移动通信系统及其标准化过程 | 第14-17页 |
·三大主流标准的技术比较 | 第15-16页 |
·TD-SCDMA 系统的主要特点 | 第16-17页 |
·课题来源及研究现状 | 第17-20页 |
·本论文的主要研究工作 | 第20-21页 |
第二章 TD-SCDMA 物理层 | 第21-28页 |
·物理信道信号格式 | 第21-26页 |
·TD-SCDMA 系统的帧结构 | 第22-23页 |
·TD-SCDMA 系统的突发结构 | 第23-24页 |
·训练序列 | 第24-26页 |
·上行链路的数据处理流程 | 第26-28页 |
第三章 联合检测算法分析 | 第28-41页 |
·联合检测算法概述 | 第28页 |
·联合检测算法的数学描述 | 第28-31页 |
·匹配滤波线性块均衡器 | 第28-29页 |
·迫零线性块均衡 | 第29页 |
·最小均方误差线性块均衡 | 第29-30页 |
·联合检测算法的计算量分析 | 第30页 |
·三种线性均衡器的性能比较 | 第30-31页 |
·系统矩阵生成过程的数学描述 | 第31-34页 |
·基于FFT 的联合检测算法 | 第34-36页 |
·通过块线性均衡器进行联合检测 | 第34-35页 |
·块傅立叶算法 | 第35-36页 |
·仿真结果与性能分析 | 第36-41页 |
第四章 联合检测算法的硬件设计 | 第41-63页 |
·开发工具简介 | 第41-48页 |
·ML310 开发板 | 第41-42页 |
·ISE 概述 | 第42-47页 |
·Verilog HDL 硬件描述语言 | 第47-48页 |
·TD-SCDMA 系统基带信号处理的硬件设计方案 | 第48-50页 |
·TD-SCDMA 接收端的数据处理 | 第50-63页 |
·接收DSP 数据的FIFO 模块的设计 | 第51页 |
·功能介绍 | 第51页 |
·模块设计的详细说明 | 第51页 |
·用户发送数据提取模块 | 第51-54页 |
·功能介绍 | 第51页 |
·模块设计的详细说明 | 第51-54页 |
·中缀干扰消除模块 | 第54-56页 |
·功能介绍 | 第54页 |
·模块设计的详细说明 | 第54-56页 |
·数据缓存模块 | 第56页 |
·功能介绍 | 第56页 |
·模块设计的详细说明 | 第56页 |
·信道估计模块 | 第56-59页 |
·功能介绍 | 第56-57页 |
·结构框图和模块描述 | 第57-58页 |
·模块设计的详细说明 | 第58-59页 |
·JD 模块 | 第59-62页 |
·功能介绍 | 第59-60页 |
·模块设计的详细说明 | 第60-62页 |
·FPGA 资源占用情况 | 第62-63页 |
第五章 联合检测测试平台设计 | 第63-78页 |
·开发工具简介 | 第63-65页 |
·TM5320C6713 DSP | 第63-64页 |
·DSP 开发环境CCS 软件介绍 | 第64-65页 |
·语音处理板卡和DSP 之间的数据交换 | 第65-73页 |
·McBSP 概述 | 第65-66页 |
·McBSP 的工作方式 | 第66-68页 |
·GPIO 接口软件设计 | 第68-73页 |
·波特率的计算方法 | 第69-70页 |
·数据接收函数 | 第70-71页 |
·数据发送函数 | 第71-73页 |
·TD-SCDMA 发送端的数据处理 | 第73页 |
·DSP 和FPGA 之间的数据交换 | 第73-78页 |
·EMIF 概述 | 第75-76页 |
·DSP 与FPGA 之间的读写逻辑 | 第76-78页 |
第六章 结束语 | 第78-79页 |
·本文的研究工作 | 第78页 |
·下一步研究工作 | 第78-79页 |
致谢 | 第79-80页 |
参考文献 | 第80-83页 |
个人简历 | 第83页 |
攻硕期间取得的研究成果 | 第83-84页 |
附录 | 第84-86页 |