| 第一章 引言 | 第1-13页 |
| ·课题来源及意义 | 第8-9页 |
| ·课题任务 | 第9-13页 |
| ·数字存储示波器的工作原理 | 第9-10页 |
| ·片上系统(SYSTEM ON A CHIP)SOC 简介 | 第10-11页 |
| ·本课题的任务 | 第11-13页 |
| 第二章 设计方案及实现 | 第13-40页 |
| ·目标系统设计方案总体结构 | 第13-14页 |
| ·芯片的选择 | 第14-15页 |
| ·设计及仿真软件 | 第15页 |
| ·时钟电路设计 | 第15-21页 |
| ·锁相环工作原理 | 第16-17页 |
| ·时钟电路设计及仿真 | 第17-21页 |
| ·AD 接口电路设计 | 第21-26页 |
| ·电路结构 | 第21-24页 |
| ·数据的恢复 | 第24-26页 |
| ·PCI 接口电路设计 | 第26-35页 |
| ·PCI 局部总线简介 | 第26-27页 |
| ·电路设计及仿真 | 第27-35页 |
| ·对PCI 核的配置 | 第27-31页 |
| ·I/O 空间寄存器读写信号产生 | 第31-35页 |
| ·峰值检测电路设计 | 第35-40页 |
| ·峰值检测的原理 | 第35-37页 |
| ·电路设计与仿真 | 第37-39页 |
| ·实验结果 | 第39-40页 |
| 第三章双处理器系统效率验证 | 第40-54页 |
| ·片内 RAM 的分配 | 第40-41页 |
| ·主控机与 DSP 接口(HPI) | 第41-46页 |
| ·采集模块与 DSP 接口 | 第46-50页 |
| ·实验结果 | 第50-54页 |
| 结论 | 第54-55页 |
| 参考文献 | 第55-56页 |
| 致谢 | 第56-57页 |
| 个人简历 | 第57页 |