某型固态数据记录器的研制
| 摘要 | 第1-5页 |
| Abstract | 第5-10页 |
| 1. 绪论 | 第10-15页 |
| ·课题的性质、研究的目的和意义 | 第10-11页 |
| ·数据记录器国内外研究现状及发展趋势 | 第11-13页 |
| ·国外研究现状 | 第11-12页 |
| ·国内研究现状 | 第12-13页 |
| ·发展趋势 | 第13页 |
| ·本文的研究内容及安排 | 第13-15页 |
| 2. 数据记录器方案设计 | 第15-23页 |
| ·数据记录器技术要求 | 第15页 |
| ·系统组成 | 第15页 |
| ·数据记录器方案设计 | 第15-23页 |
| ·采编器方案设计 | 第16-20页 |
| ·采编器组成及工作原理设计 | 第16-17页 |
| ·采编卡原理设计 | 第17-18页 |
| ·控制传输卡原理设计 | 第18-19页 |
| ·电源卡原理设计 | 第19-20页 |
| ·存储器方案设计 | 第20-21页 |
| ·数据记录器总体状态及工作模式设计 | 第21-23页 |
| ·采编器工作模式设计 | 第22页 |
| ·存储器工作模式设计 | 第22-23页 |
| 3. 系统硬件电路设计 | 第23-50页 |
| ·概述 | 第23-24页 |
| ·采编器硬件电路设计 | 第24-46页 |
| ·采编器关键参数计算 | 第24-25页 |
| ·采编器采编卡硬件电路设计 | 第25-38页 |
| ·FPGA 控制电路 | 第25-28页 |
| ·信号调理电路 | 第28-32页 |
| ·多通道模拟开关切换电路 | 第32-33页 |
| ·AD 转换电路 | 第33-35页 |
| ·数字量接口电路 | 第35-37页 |
| ·PCM 码流产生电路 | 第37-38页 |
| ·采编器控制传输卡硬件电路设计 | 第38-44页 |
| ·控制指令接收电路 | 第38-39页 |
| ·时统信号接收电路 | 第39-41页 |
| ·LVDS 接口电路设计 | 第41-44页 |
| ·采编器电源卡硬件电路设计 | 第44-46页 |
| ·存储器硬件电路设计 | 第46-48页 |
| ·存储介质的选择 | 第46-47页 |
| ·存储 FLASH 电路的设计 | 第47页 |
| ·存储器电源电路设计 | 第47页 |
| ·存储器时统信号接收电路设计 | 第47-48页 |
| ·数据记录器元器件选型 | 第48页 |
| ·系统PCB 板电磁兼容设计 | 第48-50页 |
| 4. 系统控制逻辑设计 | 第50-62页 |
| ·采编器采编卡逻辑设计 | 第50-55页 |
| ·RS-485 数字量接收逻辑设计 | 第50-53页 |
| ·ADC 采样与数据编帧控制逻辑 | 第53-55页 |
| ·PCM 码流发送逻辑 | 第55页 |
| ·采编器控制传输卡逻辑设计 | 第55-58页 |
| ·采编状态数据调度 | 第55-56页 |
| ·读数状态数据调度 | 第56-57页 |
| ·时统信号接收消抖逻辑设计 | 第57-58页 |
| ·存储器逻辑设计 | 第58-62页 |
| ·存储器逻辑关键参数计算 | 第59-60页 |
| ·FLASH 无效块判断 | 第60-61页 |
| ·FLASH 时统信号分区跳转 | 第61-62页 |
| 5. 记录器结构设计 | 第62-69页 |
| ·采编器结构设计 | 第62-64页 |
| ·采编器结构抗过载设计 | 第62-63页 |
| ·采编器结构电磁兼容性设计 | 第63-64页 |
| ·采编器结构散热设计 | 第64页 |
| ·存储器结构设计 | 第64-69页 |
| ·存储器外钢壳机械设计 | 第65-66页 |
| ·存储器内钢壳机械设计 | 第66-67页 |
| ·存储器内胆钢壳机械设计 | 第67-68页 |
| ·存储器灌封技术 | 第68页 |
| ·存储器电磁兼容设计 | 第68-69页 |
| 6. 测试方法及试验 | 第69-73页 |
| ·数据记录器测试方法 | 第69-71页 |
| ·数据记录器系统联试 | 第69-70页 |
| ·数据记录器单元测试 | 第70页 |
| ·采编器单元测试 | 第70-71页 |
| ·存储器单元测试 | 第71页 |
| ·数据记录器试验结果 | 第71-73页 |
| 7. 结论 | 第73-74页 |
| ·研究工作总结 | 第73页 |
| ·工作展望 | 第73-74页 |
| 附录 | 第74-76页 |
| 参考文献 | 第76-79页 |
| 攻读硕士学位期间发表的学术论文及所取得的研究成果 | 第79-80页 |
| 致谢 | 第80页 |