基于IEEE 1394b交叉通道数据链路FPGA的验证
摘要 | 第3-4页 |
Abstract | 第4-5页 |
第一章 绪论 | 第8-12页 |
1.1 论文研究背景及目的 | 第8-9页 |
1.2 IEEE1394 同 USB 总线的比较 | 第9页 |
1.3 国内外研究现状 | 第9-10页 |
1.3.1 国外研究现状 | 第9-10页 |
1.3.2 国内研究状况 | 第10页 |
1.4 本文的主要研究内容与章节结构 | 第10-12页 |
第二章 IEEE1394B 总线协议 | 第12-22页 |
2.1 IEEE1394 标准概述 | 第12-15页 |
2.2 IEEE1394B 总线 | 第15页 |
2.3 AS5643 总线协议 | 第15-21页 |
2.4 本章小结 | 第21-22页 |
第三章 CCDLFPGA 设计 | 第22-38页 |
3.1 概述 | 第22页 |
3.2 FPGA 功能描述 | 第22-37页 |
3.2.1 体系结构 | 第22-24页 |
3.2.3 硬件接口 | 第24-33页 |
3.2.4 功能描述 | 第33-37页 |
3.3 本章小结 | 第37-38页 |
第四章 虚拟仿真验证 | 第38-58页 |
4.1 虚拟仿真验证的概念 | 第38-39页 |
4.1.1 虚拟仿真验证优点 | 第38-39页 |
4.1.2 虚拟仿真验证局限性 | 第39页 |
4.1.3 虚拟仿真验证平台搭建原则 | 第39页 |
4.3 虚拟仿真验证平台搭建 | 第39-48页 |
4.3.1 Marvell 桥功能模型 | 第40-43页 |
4.3.2 DPRAM 功能模型 | 第43-44页 |
4.3.3 转发 FIFO 功能模型 | 第44-47页 |
4.3.4 链路层功能模型 | 第47-48页 |
4.3.5 测试环境 | 第48页 |
4.5 测试内容及仿真波形 | 第48-56页 |
4.5.1 基本资源验证 | 第49-50页 |
4.5.2 通讯功能验证 | 第50-54页 |
4.5.3 故障注入验证 | 第54-56页 |
4.6 本章小结 | 第56-58页 |
第五章 FPGA 原型验证 | 第58-68页 |
5.1 FPGA 原型验证的概念 | 第58-60页 |
5.1.1 FPGA 原型验证的优点 | 第59页 |
5.1.2 FPGA 原型验证的局限性 | 第59-60页 |
5.2 FPGA 综合 | 第60-62页 |
5.2.1 Libero 综合工具的主要使用步骤 | 第60-61页 |
5.2.2 FPGA 资源使用 | 第61-62页 |
5.3 FPGA 原型验证 | 第62-66页 |
5.3.1 验证环境及相关工具 | 第62-63页 |
5.3.2 FPGA 平台验证 | 第63-66页 |
5.4 本章小结 | 第66-68页 |
总结 | 第68-70页 |
致谢 | 第70-72页 |
参考文献 | 第72-74页 |