摘要 | 第5-6页 |
Abstract | 第6页 |
第一章 绪论 | 第11-17页 |
1.1 课题来源 | 第11-12页 |
1.2 研究背景及产业现状 | 第12-13页 |
1.2.1 视频会议系统的产业现状 | 第12-13页 |
1.2.2 PC 微处理器的发展趋势 | 第13页 |
1.3 国内外研究现状 | 第13-15页 |
1.3.1 视频编码标准 | 第13-14页 |
1.3.2 Windows 平台视频硬件加速技术 | 第14-15页 |
1.4 论文工作内容和章节安排 | 第15-16页 |
1.4.1 论文工作内容 | 第15-16页 |
1.4.2 论文章节安排 | 第16页 |
1.5 小结 | 第16-17页 |
第二章 视频编解码的相关技术 | 第17-26页 |
2.1 H.264 视频编解码标准 | 第17-21页 |
2.1.1 H.264 视频编码关键技术 | 第17-18页 |
2.1.2 H.264 编解码器的基本结构 | 第18-19页 |
2.1.3 H.264 码流的基本结构 | 第19-21页 |
2.2 DirectShow 技术 | 第21-22页 |
2.3 Intel 平台硬编解码技术 | 第22-25页 |
2.3.1 Intel Quick Sync Video 技术 | 第22-23页 |
2.3.2 Intel Media SDK 开发包 | 第23-25页 |
2.4 小结 | 第25-26页 |
第三章 H.264 硬编解码器的设计和实现 | 第26-53页 |
3.1 Intel Media SDK 中的主要内部数据结构及 API | 第26-36页 |
3.1.1 主要内部数据结构 | 第27-33页 |
3.1.2 Intel Media SDK API | 第33-36页 |
3.2 H.264 硬编码器的设计与实现 | 第36-48页 |
3.2.1 编码基本流程 | 第36-38页 |
3.2.2 编码器 filter 类的设计原则及层次结构 | 第38-40页 |
3.2.3 硬编码实现层:EncoderSevice 类 | 第40-42页 |
3.2.4 硬编码功能层:CEncoderFilter 类 | 第42-47页 |
3.2.5 参数设置层:CH264EncoderFilter 类 | 第47-48页 |
3.3 H.264 解码器的设计与实现 | 第48-52页 |
3.3.1 解码的基本流程 | 第48-49页 |
3.3.2 解码器 filter 类的设计原则及层次结构 | 第49-50页 |
3.3.3 硬解码实现层:DecoderSevice 类 | 第50页 |
3.3.4 硬解码功能层:CDecoderFilter 类 | 第50-52页 |
3.3.5 参数设置层:CH264DecoderFilter 类 | 第52页 |
3.4 小结 | 第52-53页 |
第四章 性能优化及参数优化 | 第53-59页 |
4.1 性能优化 | 第53-56页 |
4.1.1 内存优化 | 第53页 |
4.1.2 线程优化 | 第53-56页 |
4.2 参数优化 | 第56-58页 |
4.2.1 动态强制关键帧输出 | 第56-57页 |
4.2.2 时域分级 | 第57-58页 |
4.2.3 低延时编解码 | 第58页 |
4.3 小结 | 第58-59页 |
第五章 性能测试与分析 | 第59-67页 |
5.1 测试环境 | 第59-60页 |
5.1.1 实验硬件平台 | 第59页 |
5.1.2 实验软件平台 | 第59-60页 |
5.2 测试内容 | 第60-65页 |
5.3 测试结果分析 | 第65-66页 |
5.4 小结 | 第66-67页 |
第六章 总结与展望 | 第67-69页 |
6.1 工作总结 | 第67-68页 |
6.2 工作展望 | 第68-69页 |
参考文献 | 第69-71页 |
攻读硕士学位期间取得的研究成果 | 第71-72页 |
致谢 | 第72-73页 |
附件 | 第73页 |