首页--工业技术论文--无线电电子学、电信技术论文--通信论文--数据通信论文--图像通信、多媒体通信论文--图像编码论文

基于Intel平台的H.264硬件加速编解码器的研究与应用

摘要第5-6页
Abstract第6页
第一章 绪论第11-17页
    1.1 课题来源第11-12页
    1.2 研究背景及产业现状第12-13页
        1.2.1 视频会议系统的产业现状第12-13页
        1.2.2 PC 微处理器的发展趋势第13页
    1.3 国内外研究现状第13-15页
        1.3.1 视频编码标准第13-14页
        1.3.2 Windows 平台视频硬件加速技术第14-15页
    1.4 论文工作内容和章节安排第15-16页
        1.4.1 论文工作内容第15-16页
        1.4.2 论文章节安排第16页
    1.5 小结第16-17页
第二章 视频编解码的相关技术第17-26页
    2.1 H.264 视频编解码标准第17-21页
        2.1.1 H.264 视频编码关键技术第17-18页
        2.1.2 H.264 编解码器的基本结构第18-19页
        2.1.3 H.264 码流的基本结构第19-21页
    2.2 DirectShow 技术第21-22页
    2.3 Intel 平台硬编解码技术第22-25页
        2.3.1 Intel Quick Sync Video 技术第22-23页
        2.3.2 Intel Media SDK 开发包第23-25页
    2.4 小结第25-26页
第三章 H.264 硬编解码器的设计和实现第26-53页
    3.1 Intel Media SDK 中的主要内部数据结构及 API第26-36页
        3.1.1 主要内部数据结构第27-33页
        3.1.2 Intel Media SDK API第33-36页
    3.2 H.264 硬编码器的设计与实现第36-48页
        3.2.1 编码基本流程第36-38页
        3.2.2 编码器 filter 类的设计原则及层次结构第38-40页
        3.2.3 硬编码实现层:EncoderSevice 类第40-42页
        3.2.4 硬编码功能层:CEncoderFilter 类第42-47页
        3.2.5 参数设置层:CH264EncoderFilter 类第47-48页
    3.3 H.264 解码器的设计与实现第48-52页
        3.3.1 解码的基本流程第48-49页
        3.3.2 解码器 filter 类的设计原则及层次结构第49-50页
        3.3.3 硬解码实现层:DecoderSevice 类第50页
        3.3.4 硬解码功能层:CDecoderFilter 类第50-52页
        3.3.5 参数设置层:CH264DecoderFilter 类第52页
    3.4 小结第52-53页
第四章 性能优化及参数优化第53-59页
    4.1 性能优化第53-56页
        4.1.1 内存优化第53页
        4.1.2 线程优化第53-56页
    4.2 参数优化第56-58页
        4.2.1 动态强制关键帧输出第56-57页
        4.2.2 时域分级第57-58页
        4.2.3 低延时编解码第58页
    4.3 小结第58-59页
第五章 性能测试与分析第59-67页
    5.1 测试环境第59-60页
        5.1.1 实验硬件平台第59页
        5.1.2 实验软件平台第59-60页
    5.2 测试内容第60-65页
    5.3 测试结果分析第65-66页
    5.4 小结第66-67页
第六章 总结与展望第67-69页
    6.1 工作总结第67-68页
    6.2 工作展望第68-69页
参考文献第69-71页
攻读硕士学位期间取得的研究成果第71-72页
致谢第72-73页
附件第73页

论文共73页,点击 下载论文
上一篇:M公司蓝光DVD激光头新产品导入流程优化研究
下一篇:基于动态手势的身份认证方法及其在智能手机上的实现