摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
缩略语对照表 | 第12-15页 |
第一章 绪论 | 第15-19页 |
1.1 研究背景与意义 | 第15-16页 |
1.2 国内外发展现状 | 第16-17页 |
1.3 论文的内容和安排 | 第17-19页 |
第二章 高速串行总线协议分析 | 第19-31页 |
2.1 高速串行总线介绍 | 第19-20页 |
2.2 Serial RapidIO总线 | 第20-27页 |
2.2.1 RapidIO传输机制 | 第20-21页 |
2.2.2 RapidIO的分层体系结构 | 第21-27页 |
2.3 RocketIO总线 | 第27-29页 |
2.4 VPX连接器 | 第29页 |
2.5 本章小结 | 第29-31页 |
第三章 系统平台搭建及高速串行总线测试 | 第31-59页 |
3.1 系统拓扑结构 | 第31-33页 |
3.2 VxWorks操作系统搭建 | 第33-46页 |
3.2.1 PowerPC处理器MPC8641D | 第33页 |
3.2.2 VxWorks实时操作系统 | 第33-34页 |
3.2.3 VxWorks BSP移植 | 第34-40页 |
3.2.4 Serial RapidIO枚举功能设计 | 第40-46页 |
3.3 FPGA数据传输的实现与测试 | 第46-57页 |
3.3.1 SRIO数据传输的实现与测试 | 第46-53页 |
3.3.2 RocketIO数据传输的实现与测试 | 第53-56页 |
3.3.3 高速串行总线传输效率 | 第56-57页 |
3.4 本章小结 | 第57-59页 |
第四章 高速串行总线在信号处理平台上的应用 | 第59-73页 |
4.1 系统功能框架 | 第59-60页 |
4.2 带响应的写事务的应用 | 第60-61页 |
4.3 ID按包切换的应用 | 第61-66页 |
4.4 目的地址按包切换的应用 | 第66-68页 |
4.5 系统工程实现的优化 | 第68-71页 |
4.5.1 跨时钟域处理 | 第68-70页 |
4.5.2 系统稳定性优化 | 第70-71页 |
4.6 本章小结 | 第71-73页 |
第五章 总结与展望 | 第73-75页 |
参考文献 | 第75-79页 |
致谢 | 第79-81页 |
作者简介 | 第81-82页 |