摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第9-15页 |
1.1 课题背景及意义 | 第9-10页 |
1.2 研究现状 | 第10-12页 |
1.2.1 频率综合器研究现状 | 第10页 |
1.2.2 压控振荡器研究现状 | 第10-11页 |
1.2.3 预二分频器研究现状 | 第11-12页 |
1.3 设计内容与设计指标 | 第12页 |
1.4 论文组织结构 | 第12-15页 |
第2章 频率综合器体系结构及环路参数设计 | 第15-31页 |
2.1 频率综合器在无线收发机中的作用 | 第15页 |
2.2 频率综合器的指标 | 第15-17页 |
2.3 频率综合器的结构确定 | 第17-20页 |
2.3.1 频率综合器的实现方式 | 第17-19页 |
2.3.2 频率综合器的结构确定 | 第19-20页 |
2.4 电荷泵锁相环的结构与线性化模型 | 第20-23页 |
2.4.1 PFD/CP、VCO以及分频器的线性模型 | 第21页 |
2.4.2 环路滤波器 | 第21-22页 |
2.4.3 电荷泵PLL线性模型及系统传输函数 | 第22-23页 |
2.5 电荷泵锁相环噪声模型分析 | 第23-25页 |
2.6 电荷泵锁相环的环路参数设计 | 第25-29页 |
2.6.1 环路带宽ω_c | 第26页 |
2.6.2 VCO的频率增益K_(vco)以及分频比N | 第26-27页 |
2.6.3 电荷泵电流I_(cp) | 第27-28页 |
2.6.4 环路滤波器元件参数 | 第28-29页 |
2.6.5 参数总结 | 第29页 |
2.7 小结 | 第29-31页 |
第3章 电感电容压控振荡器设计 | 第31-45页 |
3.1 压控振荡器概述 | 第31-32页 |
3.1.1 VCO种类 | 第31-32页 |
3.1.2 VCO的性能指标 | 第32页 |
3.2 相位噪声模型 | 第32-34页 |
3.3 LC-VCO的结构选择 | 第34-35页 |
3.4 LC-VCO的参数设计 | 第35-41页 |
3.4.1 电感的选取 | 第36-37页 |
3.4.2 开关电容阵列 | 第37-38页 |
3.4.3 可变电容 | 第38-39页 |
3.4.4 交叉耦合管 | 第39-40页 |
3.4.5 电流源设计以及噪声优化 | 第40-41页 |
3.4.6 缓冲电路 | 第41页 |
3.5 VCO版图设计和后仿真结果 | 第41-43页 |
3.6 VCO芯片测试 | 第43-44页 |
3.6.1 VCO芯片测试方案 | 第43页 |
3.6.2 测试结果 | 第43-44页 |
3.7 小结 | 第44-45页 |
第4章 高速预二分频器设计 | 第45-57页 |
4.1 模拟分频器 | 第45-47页 |
4.1.1 密勒分频器 | 第45-46页 |
4.1.2 注入锁定分频器 | 第46-47页 |
4.2 数字分频器 | 第47-49页 |
4.2.1 源级耦合触发器SCL | 第47-48页 |
4.2.2 伪差分结构触发器CML | 第48页 |
4.2.3 真单相时钟触发器TSPC | 第48-49页 |
4.3 CML预二分频器分析 | 第49-53页 |
4.3.1 CML预二分频器理论分析 | 第50-51页 |
4.3.2 CML预二分频器的动态特性 | 第51-53页 |
4.4 CML预二分频器设计 | 第53-54页 |
4.5 预二分频器版图设计及后仿结果 | 第54-55页 |
4.5.1 分频器版图 | 第54页 |
4.5.2 后仿真结果 | 第54-55页 |
4.6 预二分频器芯片测试结果 | 第55页 |
4.7 小结 | 第55-57页 |
第5章 频率综合器的数模混合仿真 | 第57-63页 |
5.1 PFD/CP以及分频器的行为级建模 | 第57-59页 |
5.1.1 PFD行为级建模 | 第57-58页 |
5.1.2 CP行为级建模 | 第58页 |
5.1.3 分频器行为级描述 | 第58-59页 |
5.2 辅助模块设计 | 第59-61页 |
5.2.1 SPI以及时序控制模块 | 第59页 |
5.2.2 自动频率控制 | 第59-61页 |
5.3 系统级环路仿真 | 第61-62页 |
5.4 小结 | 第62-63页 |
第6章 总结与展望 | 第63-65页 |
6.1 总结 | 第63页 |
6.2 展望 | 第63-65页 |
致谢 | 第65-67页 |
参考文献 | 第67-71页 |
附件:攻读硕士学位期间发表的论文 | 第71页 |