首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

片上网络互连线延迟故障测试

摘要第1-6页
ABSTRACT第6-8页
目录第8-10页
第一章 绪论第10-17页
   ·论文研究背景及意义第10-12页
   ·国内外研究现状第12-15页
     ·国外研究现状第12-14页
     ·国内研究现状第14-15页
   ·主要研究内容与论文组织结构第15-17页
     ·论文主要研究内容第15页
     ·论文的组织结构第15-17页
第二章 片上网络基础研究第17-28页
   ·片上网络的概念与定义第17-18页
   ·片上网路的拓扑结构第18-22页
     ·拓扑的性能参数第18-20页
     ·直接型拓扑第20页
     ·间接型拓扑第20-22页
   ·片上互连技术第22-27页
     ·同步互连第22-23页
     ·异步互连第23-24页
     ·本地同步全局异步互连第24-27页
   ·本章小结第27-28页
第三章 片上网络互连线延迟故障模型第28-42页
   ·片上延迟的来源第28-35页
     ·逻辑门产生的延迟第28页
     ·互连线产生的延迟第28-35页
   ·时延故障的建模第35-41页
     ·四相位握手协议第35-37页
     ·互连线延迟故障模型第37-41页
   ·本章小结第41-42页
第四章 片上网络互连线延迟故障测试电路第42-55页
   ·测试电路结构第42-43页
   ·测试矢量生成模块第43-46页
   ·数据发送端测试电路第46-48页
   ·数据接收端测试电路第48-51页
   ·测试流程第51-54页
   ·本章小结第54-55页
第五章 片上网络互连线延迟故障测试仿真与硬件验证第55-70页
   ·仿真验证第55-62页
     ·测试矢量生成模块仿真第55-56页
     ·数据发送端自测试电路仿真第56-58页
     ·数据接收端自测试电路仿真第58-60页
     ·延迟故障测试仿真第60-62页
   ·硬件验证第62-69页
   ·本章小结第69-70页
第六章 结论第70-72页
   ·本文的主要贡献第70-71页
   ·下一步工作的展望第71-72页
致谢第72-73页
参考文献第73-76页

论文共76页,点击 下载论文
上一篇:混合集成电路测试硬件电路测试板的设计
下一篇:片上网络(NoC)互连技术研究