片上网络互连线延迟故障测试
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-8页 |
| 目录 | 第8-10页 |
| 第一章 绪论 | 第10-17页 |
| ·论文研究背景及意义 | 第10-12页 |
| ·国内外研究现状 | 第12-15页 |
| ·国外研究现状 | 第12-14页 |
| ·国内研究现状 | 第14-15页 |
| ·主要研究内容与论文组织结构 | 第15-17页 |
| ·论文主要研究内容 | 第15页 |
| ·论文的组织结构 | 第15-17页 |
| 第二章 片上网络基础研究 | 第17-28页 |
| ·片上网络的概念与定义 | 第17-18页 |
| ·片上网路的拓扑结构 | 第18-22页 |
| ·拓扑的性能参数 | 第18-20页 |
| ·直接型拓扑 | 第20页 |
| ·间接型拓扑 | 第20-22页 |
| ·片上互连技术 | 第22-27页 |
| ·同步互连 | 第22-23页 |
| ·异步互连 | 第23-24页 |
| ·本地同步全局异步互连 | 第24-27页 |
| ·本章小结 | 第27-28页 |
| 第三章 片上网络互连线延迟故障模型 | 第28-42页 |
| ·片上延迟的来源 | 第28-35页 |
| ·逻辑门产生的延迟 | 第28页 |
| ·互连线产生的延迟 | 第28-35页 |
| ·时延故障的建模 | 第35-41页 |
| ·四相位握手协议 | 第35-37页 |
| ·互连线延迟故障模型 | 第37-41页 |
| ·本章小结 | 第41-42页 |
| 第四章 片上网络互连线延迟故障测试电路 | 第42-55页 |
| ·测试电路结构 | 第42-43页 |
| ·测试矢量生成模块 | 第43-46页 |
| ·数据发送端测试电路 | 第46-48页 |
| ·数据接收端测试电路 | 第48-51页 |
| ·测试流程 | 第51-54页 |
| ·本章小结 | 第54-55页 |
| 第五章 片上网络互连线延迟故障测试仿真与硬件验证 | 第55-70页 |
| ·仿真验证 | 第55-62页 |
| ·测试矢量生成模块仿真 | 第55-56页 |
| ·数据发送端自测试电路仿真 | 第56-58页 |
| ·数据接收端自测试电路仿真 | 第58-60页 |
| ·延迟故障测试仿真 | 第60-62页 |
| ·硬件验证 | 第62-69页 |
| ·本章小结 | 第69-70页 |
| 第六章 结论 | 第70-72页 |
| ·本文的主要贡献 | 第70-71页 |
| ·下一步工作的展望 | 第71-72页 |
| 致谢 | 第72-73页 |
| 参考文献 | 第73-76页 |