冲击波超压智能测试系统的研究
| 摘要 | 第1-5页 |
| Abstract | 第5-10页 |
| 1 绪论 | 第10-19页 |
| ·研究的背景 | 第10页 |
| ·国内外研究现状 | 第10-16页 |
| ·冲击波毁伤效果研究现状 | 第10-13页 |
| ·存储测试技术的研究现状 | 第13-15页 |
| ·数据采集系统的发展及现状 | 第15-16页 |
| ·研究的目的和意义 | 第16-17页 |
| ·研究的内容、方法与思路 | 第17-19页 |
| ·研究的内容 | 第17页 |
| ·研究的方法 | 第17-18页 |
| ·研究的思路 | 第18-19页 |
| 2 爆炸场冲击波超压信号的分析 | 第19-22页 |
| ·冲击波传播理论 | 第19-20页 |
| ·冲击波信号特点 | 第20-22页 |
| 3 智能测试系统分析 | 第22-28页 |
| ·研制目标和设计原则 | 第22-24页 |
| ·系统的研制目标 | 第22页 |
| ·设计原则 | 第22页 |
| ·可靠性设计原则 | 第22-23页 |
| ·主要功能及各项参数设计 | 第23-24页 |
| ·测试系统方案设计 | 第24-28页 |
| ·设计原理 | 第24-26页 |
| ·信息流 | 第26页 |
| ·状态设计 | 第26-28页 |
| 4 电路设计 | 第28-50页 |
| ·测试电路总体方案设计 | 第28-29页 |
| ·模拟电路设计 | 第29-32页 |
| ·传感器的选择 | 第29-30页 |
| ·传感器适配电路的设计 | 第30页 |
| ·模拟板控制单元电路设计 | 第30-32页 |
| ·数字板块电路设计 | 第32-44页 |
| ·AD 采样模块电路设计 | 第32-34页 |
| ·FIFO 缓冲存储电路设计 | 第34页 |
| ·Flash 存储电路设计 | 第34-38页 |
| ·数字板控制单元电路设计 | 第38-41页 |
| ·CPLD 程序仿真 | 第41-44页 |
| ·通信板块电路设计 | 第44-47页 |
| ·无线/光纤通信模块 | 第44-47页 |
| ·USB 接口电路设计 | 第47页 |
| ·电源及电源管理单元电路设计 | 第47-50页 |
| 5 关键技术的研究 | 第50-59页 |
| ·数字化、微型化测试系统技术 | 第50-51页 |
| ·激波管动态校准技术 | 第51页 |
| ·抑制电磁干扰屏蔽技术 | 第51-53页 |
| ·测试系统 PCB 板的电磁兼容设计 | 第51-52页 |
| ·测试系统壳体结构的电磁屏蔽设计 | 第52-53页 |
| ·系统 ANSYS 结构分析 | 第53-59页 |
| ·ANSYS 有限元分析过程 | 第53-54页 |
| ·建立有限元模型注意的问题 | 第54-55页 |
| ·建立有限元模型 | 第55-56页 |
| ·有限元模型求解结果 | 第56-59页 |
| 6 实际测试结果及分析 | 第59-63页 |
| ·现场测试 | 第59-62页 |
| ·试验现场装置布置介绍 | 第60页 |
| ·试验测试数据及分析 | 第60-62页 |
| ·结论 | 第62-63页 |
| 7 总结与展望 | 第63-65页 |
| ·全文总结 | 第63页 |
| ·本文创新点 | 第63页 |
| ·展望和进一步工作 | 第63-65页 |
| 参考文献 | 第65-68页 |
| 攻读硕士期间发表的论文及参与的科研工作 | 第68-69页 |
| 致谢 | 第69页 |