脉冲/数据发生器数据产生模块设计
摘要 | 第1-5页 |
ABSTRACT | 第5-10页 |
第一章 引言 | 第10-14页 |
·脉冲/数据发生器应用背景及研究价值 | 第10-11页 |
·脉冲/数据发生器国内外发展动态 | 第11-12页 |
·本课题来源及设计任务 | 第12-14页 |
第二章 数据产生模块总体方案设计 | 第14-24页 |
·脉冲/数据发生器系统构成原理 | 第14-15页 |
·数据产生模块功能简述 | 第15-17页 |
·多模式数据输出 | 第15-16页 |
·多码型数据输出 | 第16-17页 |
·高速数据流输出 | 第17页 |
·延时可调数据输出 | 第17页 |
·数据产生模块方案选择 | 第17-21页 |
·基于存储器的设计方案 | 第18-19页 |
·基于特殊计数器的设计方案 | 第19-20页 |
·两种方案的比较 | 第20-21页 |
·数据产生模块结构设计 | 第21-22页 |
·数据产生流程 | 第22-23页 |
·模块设计难点 | 第23-24页 |
第三章 数据产生及主控逻辑电路设计 | 第24-47页 |
·数据存储格式及RZ/R1 码型实现原理 | 第24-26页 |
·数据产生模块主控逻辑电路构成 | 第26页 |
·接口电路设计 | 第26-28页 |
·数据地址产生子模块设计 | 第28-42页 |
·多模式下数据输出顺序 | 第28-30页 |
·地址产生子模块基本结构 | 第30-31页 |
·地址产生子模块功能电路详细设计 | 第31-39页 |
·功能电路综合仿真结果 | 第39-42页 |
·小结 | 第42页 |
·延迟粗调子模块设计 | 第42-46页 |
·低频段延迟粗调电路的设计 | 第42-44页 |
·高频段延迟粗调电路的设计 | 第44-46页 |
·中频段延迟粗调电路的设计 | 第46页 |
·小结 | 第46-47页 |
第四章 数据产生模块硬件电路设计 | 第47-57页 |
·数据产生模块硬件结构 | 第47页 |
·数据产生模块关键器件需求分析 | 第47-51页 |
·主控芯片分析 | 第47-48页 |
·存储器芯片分析 | 第48-49页 |
·高速并串转换芯片分析 | 第49-50页 |
·可编程延迟芯片分析 | 第50页 |
·触发振荡芯片分析 | 第50-51页 |
·电平转换芯片分析 | 第51页 |
·数据产生模块印制板设计 | 第51-56页 |
·ECL 电路的处理 | 第51-53页 |
·高速印制板设计 | 第53-55页 |
·具体设计 | 第55-56页 |
·小结 | 第56-57页 |
第五章 电路测试及结果分析 | 第57-68页 |
·调试方法简介 | 第57页 |
·调试内容 | 第57-66页 |
·多模式下数据产生测试 | 第58-63页 |
·不同频段数据产生测试 | 第63-65页 |
·不同码型数据输出测试 | 第65-66页 |
·出现的问题及解决方法 | 第66-67页 |
·小结 | 第67-68页 |
第六章 总结与展望 | 第68-70页 |
·本文工作的总结 | 第68页 |
·进一步的工作 | 第68-70页 |
致谢 | 第70-71页 |
参考文献 | 第71-73页 |
附录 | 第73-75页 |
攻硕期间的研究成果 | 第75-76页 |