| 第一章 绪论 | 第1-15页 |
| ·课题背景 | 第11-12页 |
| ·本文的主要工作 | 第12-13页 |
| ·本高速采集模块的主要技术指标 | 第13页 |
| ·高速电路设计中的几个问题 | 第13-15页 |
| 第二章 本高速采集模块的技术方案 | 第15-24页 |
| ·功能电路 | 第16-21页 |
| ·触发电路的设置 | 第21-22页 |
| ·系统设计的关键技术 | 第22-24页 |
| 第三章 模块前端的硬件程序设计 | 第24-40页 |
| ·VHDL 语言 | 第24-28页 |
| ·EP2S15C3 芯片及开发软件QUARTUSII 简要介绍 | 第28页 |
| ·本模块设计前端在高速时钟下的程序设计及仿真 | 第28-40页 |
| 第四章 VXI 接口控制电路的设计与编程 | 第40-56页 |
| ·VXIBUS 基本介绍 | 第40-42页 |
| ·VXIBUS 电气结构 | 第42-45页 |
| ·系统控制方案 | 第45-46页 |
| ·本模块设计的系统设置 | 第46-49页 |
| ·本模块的VXI 接口的实现及相关FPGA 结构 | 第49-56页 |
| 第五章 模块的PCB 设计与性能测试 | 第56-71页 |
| ·模块的PCB 设计 | 第56-63页 |
| ·高频信号的完整性分析 | 第63-67页 |
| ·软面板的编制 | 第67-69页 |
| ·综合性能测试结果 | 第69-71页 |
| 结束语 | 第71-72页 |
| 参考文献 | 第72-75页 |
| 致谢 | 第75-76页 |
| 在学期间发表的学术论文 | 第76页 |