码型抖动控制技术研究及实现
摘要 | 第5-6页 |
abstract | 第6-7页 |
第一章 绪论 | 第10-15页 |
1.1 研究的背景和意义 | 第10-11页 |
1.2 抖动现状分析 | 第11-13页 |
1.3 本论文主要工作 | 第13-15页 |
1.3.1 主要技术指标 | 第13-14页 |
1.3.2 本文章节安排 | 第14-15页 |
第二章 抖动数学模型研究及设计 | 第15-34页 |
2.1 抖动的定义 | 第15-18页 |
2.2 抖动的分类 | 第18-19页 |
2.3 抖动来源及数学模型 | 第19-24页 |
2.3.1 周期性抖动 | 第20-22页 |
2.3.2 数据相关抖动 | 第22页 |
2.3.3 占空比失真 | 第22-23页 |
2.3.4 码间串扰 | 第23-24页 |
2.4 脉冲信号产生方案设计 | 第24-27页 |
2.4.1 相对延时脉冲方案设计 | 第24-27页 |
2.4.2 基于存储器的脉冲产生方案 | 第27页 |
2.5 码型抖动产生方案设计 | 第27-33页 |
2.5.1 抖动信号合成原理 | 第28-29页 |
2.5.2 上升沿抖动注入方案设计 | 第29-31页 |
2.5.3 下降沿抖动注入方案设计 | 第31-33页 |
2.6 本章小结 | 第33-34页 |
第三章 码型抖动控制模块设计 | 第34-59页 |
3.1 器件选型分析 | 第34-39页 |
3.2 硬件电路设计 | 第39-47页 |
3.2.1 时钟单元电路设计 | 第40-41页 |
3.2.2 脉宽调整电路设计 | 第41-42页 |
3.2.3 信号提取电路设计 | 第42-43页 |
3.2.4 边沿检测电路设计 | 第43-45页 |
3.2.5 抖动注入电路设计 | 第45-47页 |
3.3 码型抖动控制模块时序设计 | 第47-57页 |
3.3.1 波形样本点的提取 | 第48-49页 |
3.3.2 上升沿加抖时序控制 | 第49-51页 |
3.3.3 下降沿加抖时序控制 | 第51-53页 |
3.3.4 存储电路设计 | 第53-54页 |
3.3.5 数据归一化处理 | 第54-55页 |
3.3.6 可编程控制延时线的时序控制 | 第55-57页 |
3.4 本章小结 | 第57-59页 |
第四章 电路调试与测试结果 | 第59-73页 |
4.1 单板调试中遇到的问题和解决方法 | 第59-60页 |
4.2 抖动测量和抖动分解 | 第60-63页 |
4.3 码型抖动控制模块电路测试及分析 | 第63-72页 |
4.3.1 电源模块调试与分析 | 第63-64页 |
4.3.2 时钟单元电路的调试与分析 | 第64-65页 |
4.3.3 码型数据存储测试与分析 | 第65-66页 |
4.3.4 测试与分析 | 第66-72页 |
4.4 本章小结 | 第72-73页 |
第五章 总结与展望 | 第73-74页 |
5.1 论文总结 | 第73页 |
5.2 展望 | 第73-74页 |
致谢 | 第74-75页 |
参考文献 | 第75-77页 |
攻读硕士期间取得的研究成果 | 第77-78页 |
附录 | 第78页 |