多通道脑电信号采集系统设计及开发
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第一章 绪论 | 第10-15页 |
1.1 课题研究背景及意义 | 第10-11页 |
1.2 国内外研究状况 | 第11-13页 |
1.3 论文研究的主要内容 | 第13-14页 |
1.4 本章小结 | 第14-15页 |
第二章 脑电信号的特性以及研究意义 | 第15-22页 |
2.1 脑电信号概述 | 第15-17页 |
2.1.1 脑电信号的分类 | 第15-16页 |
2.1.2 脑电产生的机理 | 第16-17页 |
2.1.3 脑电信号的特征 | 第17页 |
2.2 脑电信号的提取及应用 | 第17-21页 |
2.2.1 脑电信号提取方式 | 第17-19页 |
2.2.2 脑电信号应用 | 第19-21页 |
2.3 本章小结 | 第21-22页 |
第三章 系统的总体框架以及理论基础 | 第22-43页 |
3.1 系统总体框架 | 第22-23页 |
3.2 系统设计理论基础 | 第23-28页 |
3.2.1 集成运放性能指标对运算误差的影响 | 第23-25页 |
3.2.2 仪表放大器 | 第25-28页 |
3.3 滤波器的种类和设计 | 第28-34页 |
3.3.1 低通滤波器和高通滤波器 | 第29-31页 |
3.3.2 50hz 工频陷波器 | 第31-34页 |
3.4 电路保护及其抗干扰设计 | 第34-36页 |
3.4.1 静电保护 | 第34-35页 |
3.4.2 抗干扰脑电极线的设计 | 第35-36页 |
3.5 脑电极的研究 | 第36-38页 |
3.5.1 脑电极分类 | 第36-37页 |
3.5.2 采集电极的电路模型 | 第37-38页 |
3.6 脑电波的分析方法 | 第38-42页 |
3.6.1 脑电信号的离散化 | 第38-41页 |
3.6.2 采样定理 | 第41-42页 |
3.7 本章小结 | 第42-43页 |
第四章 放大电路硬件设计 | 第43-59页 |
4.1 放大电路硬件设计分析考虑 | 第43-45页 |
4.1.1 信号采集面临的挑战 | 第43-44页 |
4.1.2 脑电采集解决方案 | 第44-45页 |
4.2 硬件电路图 | 第45-48页 |
4.2.1 三差分仪表放大器 | 第46-47页 |
4.2.2 右腿驱动电路 | 第47-48页 |
4.2.3 放大电路传递函数 | 第48页 |
4.3 电路仿真 | 第48-52页 |
4.3.1 仿真软件介绍 | 第49-50页 |
4.3.2 仿真效果图 | 第50-52页 |
4.4 硬件电路设计与测试 | 第52-57页 |
4.4.1 电路器件匹配问题 | 第52页 |
4.4.2 降低干扰设计 | 第52-53页 |
4.4.3 电路测试平台 | 第53页 |
4.4.4 电路性能参数的测试 | 第53-54页 |
4.4.5 信号的测量工作 | 第54-57页 |
4.5 本章小结 | 第57-59页 |
第五章 数据采集部分的实现 | 第59-67页 |
5.1 USB-DMP609 数据采集器 | 第59-61页 |
5.1.1 方案的选择 | 第59页 |
5.1.2 USB-DMP609 数据采集器简介 | 第59-60页 |
5.1.3 AD 性能 | 第60-61页 |
5.2 数据采集系统设计 | 第61-66页 |
5.2.1 DMP609 驱动安装 | 第62-63页 |
5.2.2 VC++集成开发环境 | 第63页 |
5.2.3 数据信号采集接口函数 | 第63-65页 |
5.2.4 数据显示代码 | 第65-66页 |
5.3 本章小结 | 第66-67页 |
总结和展望 | 第67-68页 |
参考文献 | 第68-70页 |
致谢 | 第70-71页 |
附件 | 第71页 |