摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-14页 |
1.1 研究背景和意义 | 第10-11页 |
1.2 国内外的研究现状 | 第11-13页 |
1.3 本文的主要研究内容及论文结构 | 第13-14页 |
第二章 ADC的基本结构、工作原理和参数指标 | 第14-23页 |
2.1 常用的各种ADC的结构介绍 | 第14-19页 |
2.1.1 并行式ADC | 第14-15页 |
2.1.2 折叠内插式ADC | 第15-16页 |
2.1.3 逐次逼近ADC | 第16-17页 |
2.1.4 Δ Σ 过采样ADC | 第17-18页 |
2.1.5 Pipeline ADC | 第18-19页 |
2.2 模数转换器的主要性能参数 | 第19-23页 |
2.2.1 静态性能 | 第19-21页 |
2.2.2 动态性能 | 第21-23页 |
第三章 均衡化算法的建模 | 第23-42页 |
3.1 均衡化校正方法的原理 | 第23-37页 |
3.1.1 均衡化校正算法的原理 | 第23-30页 |
3.1.2 均衡化校正算法的建模 | 第30-37页 |
3.2 影响均衡化校正算法的各种非理想因素 | 第37-42页 |
3.2.1 时钟jitter的影响 | 第37-38页 |
3.2.2 运放有限带宽的影响 | 第38页 |
3.2.3 运放进入大信号区的影响 | 第38-40页 |
3.2.4 比较器时延的影响 | 第40-42页 |
第四章 主要模块的电路实现和均衡化算法的验证 | 第42-60页 |
4.1 Pipeline ADC的各个模块的参数指标推导 | 第42-52页 |
4.1.1 各个噪声参数的推到和电容大小的确立 | 第42-48页 |
4.1.2 MDAC内部运放增益带宽的确立 | 第48-50页 |
4.1.3 采样保持电路的指标确立 | 第50-52页 |
4.2 关键单元电路的设计 | 第52-57页 |
4.2.1 MDAC电路的设计 | 第52-57页 |
4.2.2 采样保持电路设计 | 第57页 |
4.3 均衡化算法在实际电路应用的验证 | 第57-60页 |
4.3.1 均衡化算法验证过程中的一些辅助模块设计 | 第57-58页 |
4.3.2 均衡化算法的实际电路验证 | 第58-60页 |
第五章 电路的仿真结果和均衡化算法的验证结果 | 第60-66页 |
5.1 各个电路模块的仿真结果 | 第60-62页 |
5.1.1 运放的仿真结果 | 第60-61页 |
5.1.2 栅压自举开关的仿真结果 | 第61-62页 |
5.2 Pipeline ADC均衡化算法的验证结果和分析 | 第62-63页 |
5.3 Pipeline ADC的功耗分析 | 第63-66页 |
第六章 结论 | 第66-68页 |
6.1 本文的主要工作和贡献 | 第66页 |
6.2 后续工作展望 | 第66-68页 |
致谢 | 第68-69页 |
参考文献 | 第69-72页 |
攻读硕士学位期间取得的成果 | 第72-73页 |