首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

基于均衡化算法的12bit高速低功耗Pipeline ADC研究

摘要第5-6页
ABSTRACT第6-7页
第一章 绪论第10-14页
    1.1 研究背景和意义第10-11页
    1.2 国内外的研究现状第11-13页
    1.3 本文的主要研究内容及论文结构第13-14页
第二章 ADC的基本结构、工作原理和参数指标第14-23页
    2.1 常用的各种ADC的结构介绍第14-19页
        2.1.1 并行式ADC第14-15页
        2.1.2 折叠内插式ADC第15-16页
        2.1.3 逐次逼近ADC第16-17页
        2.1.4 Δ Σ 过采样ADC第17-18页
        2.1.5 Pipeline ADC第18-19页
    2.2 模数转换器的主要性能参数第19-23页
        2.2.1 静态性能第19-21页
        2.2.2 动态性能第21-23页
第三章 均衡化算法的建模第23-42页
    3.1 均衡化校正方法的原理第23-37页
        3.1.1 均衡化校正算法的原理第23-30页
        3.1.2 均衡化校正算法的建模第30-37页
    3.2 影响均衡化校正算法的各种非理想因素第37-42页
        3.2.1 时钟jitter的影响第37-38页
        3.2.2 运放有限带宽的影响第38页
        3.2.3 运放进入大信号区的影响第38-40页
        3.2.4 比较器时延的影响第40-42页
第四章 主要模块的电路实现和均衡化算法的验证第42-60页
    4.1 Pipeline ADC的各个模块的参数指标推导第42-52页
        4.1.1 各个噪声参数的推到和电容大小的确立第42-48页
        4.1.2 MDAC内部运放增益带宽的确立第48-50页
        4.1.3 采样保持电路的指标确立第50-52页
    4.2 关键单元电路的设计第52-57页
        4.2.1 MDAC电路的设计第52-57页
        4.2.2 采样保持电路设计第57页
    4.3 均衡化算法在实际电路应用的验证第57-60页
        4.3.1 均衡化算法验证过程中的一些辅助模块设计第57-58页
        4.3.2 均衡化算法的实际电路验证第58-60页
第五章 电路的仿真结果和均衡化算法的验证结果第60-66页
    5.1 各个电路模块的仿真结果第60-62页
        5.1.1 运放的仿真结果第60-61页
        5.1.2 栅压自举开关的仿真结果第61-62页
    5.2 Pipeline ADC均衡化算法的验证结果和分析第62-63页
    5.3 Pipeline ADC的功耗分析第63-66页
第六章 结论第66-68页
    6.1 本文的主要工作和贡献第66页
    6.2 后续工作展望第66-68页
致谢第68-69页
参考文献第69-72页
攻读硕士学位期间取得的成果第72-73页

论文共73页,点击 下载论文
上一篇:超低比导的新型场板LDMOS研究与实现
下一篇:掺杂原子对单层SnSe材料电学性质和磁学性质影响的第一性原理研究