基于65 nm CMOS工艺的系统芯片专用模拟IP研究与设计
致谢 | 第4-5页 |
摘要 | 第5-6页 |
Abstract | 第6-7页 |
第1章 绪论 | 第14-21页 |
1.1 课题研究的背景 | 第14-15页 |
1.2 IP基础理论概述 | 第15-19页 |
1.2.1 SOC与IP简介 | 第15页 |
1.2.2 国内外IP发展现状 | 第15-16页 |
1.2.3 IP的基本类型 | 第16-17页 |
1.2.4 IP的设计概述 | 第17-19页 |
1.3 论文研究内容和意义 | 第19-20页 |
1.4 论文的结构安排 | 第20-21页 |
第2章 模拟IP关键单元模块研究与分析 | 第21-38页 |
2.1 基准电压源 | 第21-30页 |
2.1.1 基准电压源的基本原理 | 第21-25页 |
2.1.2 基准电压源的性能指标 | 第25-27页 |
2.1.3 低压带隙基准电压源 | 第27-30页 |
2.2 比较器 | 第30-38页 |
2.2.1 比较器电路的概述 | 第30-31页 |
2.2.2 比较器的性能参数及分析 | 第31-33页 |
2.2.3 比较器的常见结构 | 第33-38页 |
第3章 电压检测IP的设计与仿真 | 第38-64页 |
3.1 电压检测IP的总体设计 | 第38-42页 |
3.1.1 电压检测IP设计概述 | 第38-39页 |
3.1.2 电压检测IP引脚说明及参数定义 | 第39-41页 |
3.1.3 电压检测IP整体架构设计 | 第41-42页 |
3.2 带隙基准电压模块 | 第42-52页 |
3.2.1 带隙基准核心结构设计 | 第43-45页 |
3.2.2 数字修调电路 | 第45-46页 |
3.2.3 启动电路 | 第46-47页 |
3.2.4 运算放大器 | 第47-50页 |
3.2.5 仿真结果 | 第50-52页 |
3.3 偏置电流模块 | 第52-57页 |
3.3.1 偏置电流核心电路设计 | 第53-55页 |
3.3.2 启动电路 | 第55页 |
3.3.3 电流输出电路 | 第55-56页 |
3.3.4 仿真结果 | 第56-57页 |
3.4 电源电压采样模块 | 第57页 |
3.5 比较器模块 | 第57-60页 |
3.6 整体仿真结果 | 第60-64页 |
第4章 频率检测IP的设计与仿真 | 第64-79页 |
4.1 频率检测IP的总体设计 | 第64-68页 |
4.1.1 频率检测IP设计概述 | 第64-65页 |
4.1.2 频率检测IP引脚说明及参数定义 | 第65-67页 |
4.1.3 频率检测IP整体架构设计 | 第67-68页 |
4.2 可编程时钟分频模块 | 第68-70页 |
4.3 频率-电压转换模块 | 第70-76页 |
4.4 整体仿真结果 | 第76-79页 |
第5章 版图设计 | 第79-83页 |
5.1 版图设计原则 | 第79-80页 |
5.2 电压检测IP的版图 | 第80-82页 |
5.3 频率检测IP的版图 | 第82-83页 |
第6章 总结与展望 | 第83-85页 |
6.1 研究内容总结 | 第83页 |
6.2 研究展望 | 第83-85页 |
参考文献 | 第85-88页 |
作者简历 | 第88-89页 |
在学期间科研成果 | 第89页 |