摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第1章 绪论 | 第9-13页 |
1.1 立题背景及意义 | 第9页 |
1.2 信号处理硬件系统发展状况 | 第9-11页 |
1.2.1 模数/数模转换器发展现状 | 第9-10页 |
1.2.2 数字信号处理器件发展现状 | 第10-11页 |
1.3 论文研究内容 | 第11-13页 |
第2章 船载测距仪信号处理硬件平台电路设计 | 第13-33页 |
2.1 船载测距仪信号处理硬件平台电路总体设计 | 第13-15页 |
2.1.1 总体设计需求 | 第13-14页 |
2.1.2 总体设计方案 | 第14-15页 |
2.2 通用计算机选择 | 第15-16页 |
2.3 PCI收发控制板电路设计 | 第16-27页 |
2.3.1 PCI收发控制板电路总体设计 | 第16-17页 |
2.3.2 接收机电路设计 | 第17-20页 |
2.3.3 模数转换电路设计 | 第20-21页 |
2.3.4 PCI接口芯片电路设计 | 第21-22页 |
2.3.5 GPS时统电路设计 | 第22-23页 |
2.3.6 数模转换及隔离电路设计 | 第23页 |
2.3.7 FPGA系统电路设计 | 第23-25页 |
2.3.8 电源电路设计 | 第25-27页 |
2.4 PCI-E信号处理板电路设计 | 第27-32页 |
2.4.1 PCI-E信号处理板系统组成 | 第27-28页 |
2.4.2 PCI-E转接板的印制板设计及仿真 | 第28-32页 |
2.5 本章小结 | 第32-33页 |
第3章 船载测距仪信号处理硬件平台程序设计 | 第33-45页 |
3.1 PCI收发控制板程序设计 | 第33-42页 |
3.1.1 PCI收发控制板程序总体构成 | 第33-34页 |
3.1.2 数据发射部分程序设计 | 第34-37页 |
3.1.3 数据采集及预处理部分程序设计 | 第37-41页 |
3.1.4 Uart命令控制及触发源设置部分程序设计 | 第41-42页 |
3.2 PCI-E信号处理板接口程序设计 | 第42-44页 |
3.2.1 DSP的PCIE启动加载 | 第42-43页 |
3.2.2 计算机与DSP间数据交换程序设计 | 第43-44页 |
3.3 本章小结 | 第44-45页 |
第4章 基于Σ△AD单比特数据流的带通滤波器设计 | 第45-55页 |
4.1 Σ△AD调制解调原理介绍 | 第45-49页 |
4.1.1 Σ△AD特性介绍 | 第45页 |
4.1.2 Σ△AD调制原理 | 第45-48页 |
4.1.3 Σ△AD解调原理 | 第48-49页 |
4.2 基于Σ△AD的带通滤波器设计原理 | 第49-50页 |
4.3 基于Σ△AD带通滤波器的FPGA实现 | 第50-54页 |
4.3.1 基于Σ△AD带通滤波器的FPGA结构设计 | 第50-52页 |
4.3.2 Σ△数据流带通滤波器方案参数设定及测试结果 | 第52-54页 |
4.4 本章小结 | 第54-55页 |
第5章 船载测距仪信号处理硬件平台测试与验证 | 第55-63页 |
5.1 PCI收发控制板测试 | 第55-61页 |
5.1.1 Uart命令控制测试 | 第55-56页 |
5.1.2 数据发射部分测试 | 第56-57页 |
5.1.3 数据采集部分测试 | 第57-61页 |
5.2 PCI-E信号处理板接口测试 | 第61-62页 |
5.3 本章小结 | 第62-63页 |
结论 | 第63-64页 |
参考文献 | 第64-66页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第66-67页 |
致谢 | 第67-68页 |
附录A | 第68页 |