高速多通道数字波束形成系统设计与实现
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
符号对照表 | 第12-13页 |
缩略语对照表 | 第13-18页 |
第一章 绪论 | 第18-24页 |
1.1 研究背景及意义 | 第18页 |
1.2 国内外研究现状 | 第18-21页 |
1.3 论文内容安排 | 第21-24页 |
第二章 宽窄带DBF算法实现与验证 | 第24-44页 |
2.1 窄带信号波束形成处理技术 | 第24-27页 |
2.1.1 窄带信号波束形成原理 | 第24-26页 |
2.1.2 窄带信号的通道校正方法 | 第26-27页 |
2.2 宽带信号的波束形成处理技术 | 第27-42页 |
2.2.1 宽带信号波束形成原理 | 第27-30页 |
2.2.2 宽带信号波束形成常用方法 | 第30-32页 |
2.2.3 恒定束宽波束形成器的设计与验证 | 第32-36页 |
2.2.4 宽带信号的通道校正方法 | 第36-42页 |
2.3 本章小结 | 第42-44页 |
第三章 波束形成系统设计与实现 | 第44-70页 |
3.1 雷达信号处理系统介绍 | 第44-45页 |
3.2 主要技术指标分析 | 第45-49页 |
3.2.1 光纤数据传输情况分析 | 第46-47页 |
3.2.2 板间高速信号传输情况分析 | 第47页 |
3.2.3 上位机高速信号传输情况分析 | 第47-48页 |
3.2.4 DBF运算处理单元资源消耗分析 | 第48-49页 |
3.3 系统硬件需求分析与设计 | 第49-56页 |
3.3.1 FPGA选型方案 | 第49-53页 |
3.3.2 FPGA资源使用分析 | 第53页 |
3.3.3 FPGA资源布局情况说明 | 第53-56页 |
3.4 系统软件功能设计与实现 | 第56-68页 |
3.4.1 FPGA功能框架设计 | 第56-58页 |
3.4.2 系统工作流程设计 | 第58-60页 |
3.4.3 系统复位同步设计 | 第60-61页 |
3.4.4 系统自检流程设计 | 第61-62页 |
3.4.5 窄带波束形成器设计 | 第62-65页 |
3.4.6 宽带数字波束形成器设计 | 第65-67页 |
3.4.7 数据乒乓存储设计 | 第67-68页 |
3.5 本章小结 | 第68-70页 |
第四章 FPGA高速通信技术 | 第70-90页 |
4.1 吉比特串行收发器简介 | 第70-72页 |
4.1.1 吉比特串行收发器特点 | 第70-71页 |
4.1.2 吉比特串行收发器主要组成 | 第71-72页 |
4.2 GTX数据发送链路 | 第72-77页 |
4.2.1 发送端数据位宽说明 | 第73-74页 |
4.2.2 用户时钟产生模块 | 第74-75页 |
4.2.3 发送缓冲模块 | 第75-76页 |
4.2.4 8B/10B编码器 | 第76-77页 |
4.3 GTX数据接收链路 | 第77-83页 |
4.3.1 接收均衡器 | 第78-79页 |
4.3.2 时钟数据恢复模块 | 第79-80页 |
4.3.3 接收端字节和字对齐 | 第80-81页 |
4.3.4 接收缓冲器 | 第81-82页 |
4.3.5 接收时钟校准 | 第82-83页 |
4.4 高速接口测试验证方法 | 第83-88页 |
4.4.1 内置比特误码率测试工具介绍 | 第83-84页 |
4.4.2 IBERT配置使用说明 | 第84-86页 |
4.4.3 IBERT测试流程与问题分析 | 第86-88页 |
4.5 本章小结 | 第88-90页 |
第五章 总结展望 | 第90-92页 |
5.1 工作总结 | 第90页 |
5.2 工作展望 | 第90-92页 |
参考文献 | 第92-94页 |
致谢 | 第94-96页 |
作者简介 | 第96-97页 |