基于CCID的多功能智能卡读写器的设计与实现
摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
第1章 绪论 | 第9-15页 |
·研究背景和意义 | 第9-10页 |
·国内外研究状况和发展趋势 | 第10-13页 |
·智能卡的发展历史 | 第10-11页 |
·智能卡未来发展趋势分析 | 第11-13页 |
·选题意义和本设计的优势 | 第13页 |
·论文研究的主要内容 | 第13-15页 |
第2章 系统实现的关键协议标准 | 第15-30页 |
·ISO/IEC7816标准 | 第15-21页 |
·相关物理特性 | 第15页 |
·八个触点的尺寸和其位置 | 第15-16页 |
·电气相关信号和传输的协议 | 第16-19页 |
·组织结构、安全机制和交互的相关命令 | 第19-21页 |
·ISO/IEC14443标准 | 第21-25页 |
·相关物理特性 | 第21-22页 |
·频谱功率和信号接口 | 第22页 |
·初始化和防冲突 | 第22-23页 |
·数据传输协议 | 第23-25页 |
·USB CCID通信协议 | 第25-29页 |
·CCID标准功能特征 | 第26-27页 |
·CCID标准USB描述符 | 第27页 |
·CCID消息 | 第27-29页 |
·CPU卡COS系统 | 第29-30页 |
·CPU卡COS系统简介 | 第29页 |
·经典COS系统举例 | 第29-30页 |
第3章 系统总体方案设计 | 第30-37页 |
·基于CCID协议的多功能读写器系统的功能与设计 | 第30页 |
·基于CCID协议的多功能读写器系统的方案选择 | 第30-36页 |
·主控制芯片的选择 | 第30-34页 |
·射频芯片的选择 | 第34-35页 |
·上位机通信接口协议的选择 | 第35-36页 |
·多功能读写器系统的硬件和软件设计 | 第36-37页 |
·系统硬件设计 | 第36页 |
·系统软件设计 | 第36-37页 |
第4章 系统硬件设计 | 第37-47页 |
·系统的功能需求及硬件总体架构设计 | 第37-38页 |
·多功能读写器的功能需求 | 第37页 |
·多功能读写器的硬件总体架构 | 第37-38页 |
·微处理器Nano120LD3AN系统模块 | 第38-42页 |
·Nano120的结构及其主要性能指标 | 第38-40页 |
·时钟电路 | 第40-41页 |
·复位电路 | 第41-42页 |
·无线射频模块 | 第42-44页 |
·Nano120LD3AN与无线射频芯片接口设计 | 第42-43页 |
·THM3060时钟电路 | 第43页 |
·THM3060复位电路 | 第43页 |
·THM3060发送电路 | 第43页 |
·THM3060接收电路 | 第43-44页 |
·射频天线部分的设计 | 第44-45页 |
·智能卡Smart Card模块 | 第45-47页 |
第5章 系统软件设计 | 第47-72页 |
·系统整体软件架构设计 | 第47-48页 |
·设备模块化的程序设计 | 第48页 |
·通信协议的制定 | 第48-49页 |
·USB CCID驱动模块软件设计 | 第49-63页 |
·USB协议标准 | 第51-53页 |
·USB设备状态图 | 第53-55页 |
·USB CCID驱动模块 | 第55-63页 |
·非接触式卡读写模块软件设计 | 第63-67页 |
·SPI接口模块程序设计 | 第63-64页 |
·THM3060射频模块程序设计 | 第64-65页 |
·Mifare One卡读写程序设计 | 第65-66页 |
·CPU卡读写程序设计 | 第66-67页 |
·接触式CPU卡读写模块软件设计 | 第67-71页 |
·接触式CPU卡上电复位流程 | 第68-69页 |
·接触式CPU卡通信设计 | 第69-70页 |
·接触式CPU卡下电释放触点流程 | 第70-71页 |
·主机端应用程序设计 | 第71-72页 |
第6章 系统测试 | 第72-75页 |
·无卡测试 | 第72-73页 |
·无卡测试原理 | 第72页 |
·无卡测试结果 | 第72-73页 |
·有卡测试 | 第73-74页 |
·接触式智能卡测试 | 第73-74页 |
·非接触式智能卡测试 | 第74页 |
·测试结果与分析 | 第74-75页 |
第7章 总结与展望 | 第75-76页 |
参考文献 | 第76-79页 |
致谢 | 第79页 |