SOC中高性能低功耗总线通信结构设计
摘要 | 第1-3页 |
ABSTRACT | 第3-9页 |
1 绪论 | 第9-16页 |
·课题背景 | 第9-10页 |
·片上通信结构概述 | 第10-12页 |
·通信结构拓扑 | 第10-11页 |
·片上通信结构协议 | 第11-12页 |
·片上网络(NOC)概述 | 第12-16页 |
·片上网络的发展 | 第12-14页 |
·片上网络的特征 | 第14-16页 |
2 片上总线 | 第16-33页 |
·简介 | 第16-17页 |
·片上总线接口标准 | 第17页 |
·片上总线的层次化结构 | 第17-19页 |
·AMBA 总线结构 | 第19-21页 |
·AMBA 总线结构 | 第19-20页 |
·基于AMBA 总线的SOC 设计 | 第20-21页 |
·AVALON 总线 | 第21-26页 |
·Avalon 总线结构 | 第21-22页 |
·基于并发多主模块总线结构设计 | 第22-26页 |
·WISHBONE 总线 | 第26-30页 |
·Wishbone 总线结构 | 第26-28页 |
·基于Wishbone 总线的SOC 设计 | 第28-30页 |
·CORE CONNECT 总线 | 第30-33页 |
3 片上总线低功耗方法 | 第33-45页 |
·概述 | 第33-34页 |
·总线编码 | 第34-38页 |
·接口功耗规划 | 第38-42页 |
·功能描述 | 第38-39页 |
·模块划分及实现 | 第39-40页 |
·时钟分频模块 | 第40-41页 |
·系统时钟唤醒模块 | 第41页 |
·接口功耗模块在实际设计中的使用 | 第41-42页 |
·门控时钟 | 第42-45页 |
4 片上网络可靠性与功耗 | 第45-64页 |
·概述 | 第45-47页 |
·通信可靠性 | 第47-49页 |
·容错方法 | 第49-51页 |
·线性编码 | 第51-55页 |
·汉明码 | 第52-53页 |
·循环码 | 第53-55页 |
·功耗与可靠性 | 第55-64页 |
·低功耗编码技术 | 第56页 |
·耦合驱动总线编码技术 | 第56-57页 |
·低摆幅信号的线性编码 | 第57-64页 |
5 总结与展望 | 第64-65页 |
参考文献 | 第65-67页 |
致谢 | 第67-68页 |
攻读学位期间发表的学术论文 | 第68页 |