摘要 | 第5-6页 |
abstract | 第6-7页 |
第一章 绪论 | 第10-17页 |
1.1 研究背景 | 第10-12页 |
1.2 国内外研究现状 | 第12-14页 |
1.2.1 线性失真研究现状分析 | 第12-13页 |
1.2.2 非线性失真研究现状分析 | 第13-14页 |
1.3 论文主要工作 | 第14-15页 |
1.4 论文的章节安排 | 第15-17页 |
第二章 正交调制器非理想特性的基带模拟研究 | 第17-36页 |
2.1 正交调制器线性失真研究 | 第17-26页 |
2.1.1 正交调制器的线性失真分析与建模 | 第17-23页 |
2.1.2 边带抑制比和本振抑制比的分析 | 第23-26页 |
2.2 正交调制器非线性失真研究 | 第26-35页 |
2.2.1 Rapp模型的分析 | 第28-30页 |
2.2.2 Saleh模型的分析 | 第30-32页 |
2.2.3 复系数多项式模型的分析 | 第32-35页 |
2.3 本章小结 | 第35-36页 |
第三章 预补偿模型研究 | 第36-66页 |
3.1 线性失真预补偿模型研究 | 第36-52页 |
3.1.1 单频信号预补偿模型的建立 | 第36-38页 |
3.1.2 单频信号预补偿模型基于MATLAB的仿真 | 第38-41页 |
3.1.3 宽带信号预补偿模型的建立 | 第41-47页 |
3.1.4 宽带信号预补偿模型基于MATLAB的仿真 | 第47-52页 |
3.2 非线性失真预补偿模型研究 | 第52-65页 |
3.2.1 非线性失真预补偿模型的建立 | 第53-57页 |
3.2.2 非线性失真预补偿模型基于MATLAB的仿真 | 第57-65页 |
3.3 本章小结 | 第65-66页 |
第四章 预失真和预补偿在FPGA中的设计与实现 | 第66-81页 |
4.1 设计指标确定及方案分析 | 第66-69页 |
4.2 DDR3SDRAM控制模块在FPGA中的设计与实现 | 第69-77页 |
4.2.1 DDR3SDRAM容量计算及控制接口模块的设计 | 第69-71页 |
4.2.2 存储器读写操作模块设计 | 第71-77页 |
4.3 预失真模块在FPGA中的设计与实现 | 第77-80页 |
4.3.1 预失真模块的分析 | 第77-78页 |
4.3.2 预失真模块的结构设计 | 第78-80页 |
4.4 本章小结 | 第80-81页 |
第五章 测试与验证 | 第81-107页 |
5.1 测试平台搭建 | 第81-82页 |
5.2 测试结果分析 | 第82-106页 |
5.2.1 线性失真测量 | 第82-99页 |
5.2.2 非线性失真测量 | 第99-106页 |
5.3 本章小结 | 第106-107页 |
第六章 总结与展望 | 第107-109页 |
致谢 | 第109-110页 |
参考文献 | 第110-113页 |
攻读硕士学位期间取得的成果 | 第113页 |