摘要 | 第6-7页 |
abstract | 第7-8页 |
第1章 绪论 | 第11-16页 |
1.1 研究意义 | 第11-12页 |
1.2 研究现状 | 第12-14页 |
1.3 本文主要工作和章节安排 | 第14-16页 |
第2章 磁盘阵列编码 | 第16-28页 |
2.1 磁盘阵列 | 第16-17页 |
2.2 扇区错误编码 | 第17-20页 |
2.2.1 扇区错误编码的修复能力 | 第17-18页 |
2.2.2 扇区错误编码思路 | 第18-20页 |
2.3 几种扇区错误编码 | 第20-28页 |
2.3.1 GCC | 第20-23页 |
2.3.2 STAIR码 | 第23-26页 |
2.3.3 IIDR码 | 第26-28页 |
第3章 STAIR码的改进 | 第28-48页 |
3.1 一种特殊的校验扇区分布 | 第28-29页 |
3.2 改进的Up-STAIR码 | 第29-34页 |
3.2.1 向下扩展虚拟块 | 第29-31页 |
3.2.2 改进Up-STAIR码的编码过程 | 第31-32页 |
3.2.3 改进Up-STAIR码的解码 | 第32-34页 |
3.3 改进的Down-STAIR码 | 第34-38页 |
3.3.1 向右扩展虚拟块 | 第34-35页 |
3.3.2 改进Down-STAIR码的编码过程 | 第35-36页 |
3.3.3 改进Down-STAIR码的解码 | 第36-38页 |
3.4 改进STAIR码和GCC的性能分析 | 第38-47页 |
3.4.1 GCC新表述的一个例子 | 第38-41页 |
3.4.2 一般GCC的编码新表述 | 第41-42页 |
3.4.3 GCC解码示例 | 第42-43页 |
3.4.4 存储开销 | 第43页 |
3.4.5 有限域 | 第43-44页 |
3.4.6 计算复杂度 | 第44-47页 |
3.5 小结 | 第47-48页 |
第4章 机架结构下改进Up-STAIR码和GCC的应用 | 第48-58页 |
4.1 机架结构 | 第48-49页 |
4.2 机架结构下编码的应用 | 第49-54页 |
4.2.1 改进Up-STAIR码的应用 | 第49-51页 |
4.2.2 GCC的应用 | 第51-54页 |
4.3 机架结构下编码的性能比较 | 第54-57页 |
4.3.1 存储开销 | 第54页 |
4.3.2 有限域 | 第54-55页 |
4.3.3 机架间的传输带宽 | 第55-56页 |
4.3.4 计算复杂度 | 第56-57页 |
4.4 小结 | 第57-58页 |
总结与展望 | 第58-60页 |
致谢 | 第60-61页 |
参考文献 | 第61-65页 |
攻读硕士学位期间发表的论文及科研成果 | 第65页 |