首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--存贮器论文

磁盘阵列的扇区错误编码研究及应用

摘要第6-7页
abstract第7-8页
第1章 绪论第11-16页
    1.1 研究意义第11-12页
    1.2 研究现状第12-14页
    1.3 本文主要工作和章节安排第14-16页
第2章 磁盘阵列编码第16-28页
    2.1 磁盘阵列第16-17页
    2.2 扇区错误编码第17-20页
        2.2.1 扇区错误编码的修复能力第17-18页
        2.2.2 扇区错误编码思路第18-20页
    2.3 几种扇区错误编码第20-28页
        2.3.1 GCC第20-23页
        2.3.2 STAIR码第23-26页
        2.3.3 IIDR码第26-28页
第3章 STAIR码的改进第28-48页
    3.1 一种特殊的校验扇区分布第28-29页
    3.2 改进的Up-STAIR码第29-34页
        3.2.1 向下扩展虚拟块第29-31页
        3.2.2 改进Up-STAIR码的编码过程第31-32页
        3.2.3 改进Up-STAIR码的解码第32-34页
    3.3 改进的Down-STAIR码第34-38页
        3.3.1 向右扩展虚拟块第34-35页
        3.3.2 改进Down-STAIR码的编码过程第35-36页
        3.3.3 改进Down-STAIR码的解码第36-38页
    3.4 改进STAIR码和GCC的性能分析第38-47页
        3.4.1 GCC新表述的一个例子第38-41页
        3.4.2 一般GCC的编码新表述第41-42页
        3.4.3 GCC解码示例第42-43页
        3.4.4 存储开销第43页
        3.4.5 有限域第43-44页
        3.4.6 计算复杂度第44-47页
    3.5 小结第47-48页
第4章 机架结构下改进Up-STAIR码和GCC的应用第48-58页
    4.1 机架结构第48-49页
    4.2 机架结构下编码的应用第49-54页
        4.2.1 改进Up-STAIR码的应用第49-51页
        4.2.2 GCC的应用第51-54页
    4.3 机架结构下编码的性能比较第54-57页
        4.3.1 存储开销第54页
        4.3.2 有限域第54-55页
        4.3.3 机架间的传输带宽第55-56页
        4.3.4 计算复杂度第56-57页
    4.4 小结第57-58页
总结与展望第58-60页
致谢第60-61页
参考文献第61-65页
攻读硕士学位期间发表的论文及科研成果第65页

论文共65页,点击 下载论文
上一篇:便携式DSO的深存储及交错采样失配补偿设计
下一篇:基于Ceph的非共享存储虚拟机动态迁移系统的优化