中文摘要 | 第3-4页 |
ABSTRACT | 第4页 |
第一章 绪论 | 第7-10页 |
1.1 研究背景和意义 | 第7-8页 |
1.2 本文的工作 | 第8-9页 |
1.3 论文结构 | 第9-10页 |
第二章 锁相环基本理论 | 第10-29页 |
2.1 锁相环结构及其工作原理 | 第10-23页 |
2.1.1 线性锁相环 | 第10-11页 |
2.1.2 混合锁相环 | 第11-17页 |
2.1.3 软件锁相环 | 第17页 |
2.1.4 全数字锁相环 | 第17-23页 |
2.2 锁相环的主要应用 | 第23-26页 |
2.3 锁相环系统参数和性能标准 | 第26-28页 |
2.4 本章小结 | 第28-29页 |
第三章 全数字锁相环电路设计与仿真 | 第29-54页 |
3.1 全数字锁相环系统设计 | 第29-31页 |
3.2 频率搜索算法 | 第31-33页 |
3.3 平均采样机制 | 第33-34页 |
3.4 子模块电路设计 | 第34-50页 |
3.4.1 鉴频鉴相器设计与仿真 | 第34-36页 |
3.4.2 ADPLL控制器设计 | 第36-39页 |
3.4.3 数控振荡器设计与仿真 | 第39-49页 |
3.4.4 DCO译码器设计 | 第49页 |
3.4.5 分频器设计 | 第49-50页 |
3.5 ADPLL仿真验证 | 第50-53页 |
3.6 本章小结 | 第53-54页 |
第四章 RF分数频率合成器中的△-Σ调制器设计 | 第54-69页 |
4.1 分数频率合成器基础 | 第54-55页 |
4.2 △-Σ调制器基本原理 | 第55-61页 |
4.2.1 基本概念 | 第55-57页 |
4.2.2 量化噪声整形特性 | 第57-58页 |
4.2.3 适用于分数频率合成器的△-Σ调制器结构 | 第58-61页 |
4.3 △-Σ调制器设计实现 | 第61-68页 |
4.3.1 SPI接口 | 第62-63页 |
4.3.2 双模预分频器、可编程分频器 | 第63-64页 |
4.3.3 △-Σ调制器设计实现与仿真验证 | 第64-68页 |
4.4 本章小结 | 第68-69页 |
第五章 总结 | 第69-71页 |
参考文献 | 第71-74页 |
发表论文和参加科研情况说明 | 第74-75页 |
致谢 | 第75页 |