大规模混合信号SOC的布局实现
摘要 | 第4-5页 |
ABSTRACT | 第5页 |
第一章 概述 | 第8-13页 |
1.1 混合信号SOC 所面临的挑战 | 第8-9页 |
1.2 当前针对集成电路布局的研究 | 第9-11页 |
1.2.1 布线网总长优化 | 第9页 |
1.2.2 通孔数量优化 | 第9页 |
1.2.3 时延优化 | 第9-10页 |
1.2.4 功耗优化 | 第10-11页 |
1.3 本文结构与内容 | 第11-13页 |
第二章 SOC 的布局方法和模拟集成规范 | 第13-20页 |
2.1 集成电路设计流程 | 第13-14页 |
2.2 混合信号SOC 的布局方法 | 第14-17页 |
2.2.1 布局的设计流程 | 第14页 |
2.2.2 模块摆放方法 | 第14-17页 |
2.3 模拟集成规范 | 第17-20页 |
第三章 布局约束的定义和提取方法 | 第20-28页 |
3.1 布局约束的定义 | 第20-22页 |
3.2 布局约束的提取规范 | 第22-23页 |
3.3 约束的提取方法 | 第23-28页 |
3.3.1 直接提取 | 第24-27页 |
3.3.2 间接提取 | 第27页 |
3.3.3 全局约束 | 第27-28页 |
第四章 布局约束优化 | 第28-39页 |
4.1 优化的目的 | 第28页 |
4.2 约束的分组和分级 | 第28-33页 |
4.2.1 分组的方法 | 第28-32页 |
4.2.2 约束的分级 | 第32-33页 |
4.3 布局的优化方法 | 第33-39页 |
4.3.1 冲突的检测方法 | 第33-34页 |
4.3.2 布局的优化实现 | 第34-39页 |
第五章 方法测试和结果分析 | 第39-45页 |
5.1 方法测试 | 第39-41页 |
5.2 结果分析 | 第41-45页 |
第六章 总结和展望 | 第45-46页 |
6.1 对本文工作的总结 | 第45页 |
6.2 对下一步工作的展望 | 第45-46页 |
参考文献 | 第46-49页 |
致谢 | 第49-50页 |
攻读硕士学位期间已发表或录用的学术论文 | 第50页 |