摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第一章 绪论 | 第10-14页 |
1.1 选题依据和意义 | 第10-11页 |
1.2 国内外研究现状 | 第11-12页 |
1.2.1 国内外二次电流互感器研究情况 | 第11页 |
1.2.2 国内外数据采集方法的研究情况 | 第11-12页 |
1.2.3 发展动态 | 第12页 |
1.3 本论文主要工作 | 第12-13页 |
1.4 本论文结构 | 第13-14页 |
第二章 提高电力系统数据采集精度的方法研究 | 第14-28页 |
2.1 课题的需求与分析 | 第14-17页 |
2.1.1 课题的功能需求与技术指标 | 第14-15页 |
2.1.2 对需求的分析和总体规划 | 第15-17页 |
2.2 对互感器的研究 | 第17-19页 |
2.2.1 互感器原理 | 第17-18页 |
2.2.2 改进方案 | 第18-19页 |
2.3 多级分段式数据采集方法的研究 | 第19-23页 |
2.3.1 改进的思路 | 第19-22页 |
2.3.2 实施方案 | 第22-23页 |
2.4 过采样方法的研究 | 第23-27页 |
2.4.1 设计思路 | 第24-27页 |
2.4.2 实施方案 | 第27页 |
2.5 本章小结 | 第27-28页 |
第三章 数据采集模块的硬件设计与实现 | 第28-54页 |
3.1 模块整体设计 | 第28-34页 |
3.1.1 模块结构设计 | 第29-30页 |
3.1.2 模块接口设计说明 | 第30-31页 |
3.1.3 核心器件选型 | 第31-33页 |
3.1.4 模块功能设计 | 第33页 |
3.1.5 模块抗干扰设计 | 第33-34页 |
3.2 模块电路设计说明及设计原理图 | 第34-52页 |
3.2.1 传感器(PT/CT)的设计 | 第34-37页 |
3.2.2 模拟信号调理电路的设计 | 第37-39页 |
3.2.3 模拟信号幅值鉴别电路的设计 | 第39-40页 |
3.2.4 通道切换电路的设计 | 第40-41页 |
3.2.5 频率跟踪电路的设计 | 第41-42页 |
3.2.6 主控电路设计 | 第42-46页 |
3.2.7 模数转换电路设计 | 第46-48页 |
3.2.8 扩充存储器电路设计 | 第48-49页 |
3.2.9 数字化总线缓冲及接口 | 第49-51页 |
3.2.10 串行通讯接口电路设计 | 第51-52页 |
3.3 模块PCB设计 | 第52-53页 |
3.4 本章小结 | 第53-54页 |
第四章 数据采集模块的软件设计与实现 | 第54-82页 |
4.1 软件设计的总体架构 | 第54-56页 |
4.2 主控芯片的FPGA单元的功能模块的设计与实现 | 第56-78页 |
4.2.1 SRAM控制器模块的设计与实现 | 第56-58页 |
4.2.2 FRAM控制器模块的设计与实现 | 第58-60页 |
4.2.3 ADC控制器模块的设计与实现 | 第60-64页 |
4.2.4 采样控制模块的设计与实现 | 第64页 |
4.2.5 采样调整模块的设计与实现 | 第64-66页 |
4.2.6 数据调整模块的设计与实现 | 第66-71页 |
4.2.7 数据比较模块的设计与实现 | 第71-73页 |
4.2.8 分段采样数据拟合的设计与实现 | 第73-78页 |
4.3 主控芯片的CORTEX M3内核的软件设计与实现 | 第78-81页 |
4.3.1 主控芯片Cortex M3内核的采样中断函数 | 第78-79页 |
4.3.2 主控芯片Cortex M3内核的主函数 | 第79-81页 |
4.4 本章小结 | 第81-82页 |
第五章 数据采集模块实验与验证 | 第82-90页 |
5.1 引言 | 第82-83页 |
5.2 双绕组互感器的性能测试 | 第83-85页 |
5.2.1 12A量程绕组的特性测试 | 第83-84页 |
5.2.2 200A量程绕组的特性测试 | 第84-85页 |
5.3 模块整体性能测试 | 第85-89页 |
5.3.1 整体测试方法 | 第85页 |
5.3.2 基本性能参数测试 | 第85-88页 |
5.3.3 分段采样性能提升实验测试 | 第88-89页 |
5.4 本章小结 | 第89-90页 |
第六章 总结与展望 | 第90-92页 |
6.1 论文总结 | 第90页 |
6.2 未来工作展望 | 第90-92页 |
致谢 | 第92-93页 |
参考文献 | 第93-96页 |
硕士研究生在学期间发表学术论文及科研成果情况说明 | 第96页 |