2.5Gbps高速VML接口电路的设计与研究
摘要 | 第1-6页 |
ABSTRACT | 第6-12页 |
符号对照表 | 第12-13页 |
缩略语对照表 | 第13-16页 |
第一章 绪论 | 第16-18页 |
·高速接.的背景 | 第16-17页 |
·国内外研究现状与研究进展 | 第17页 |
·工作内容及安排 | 第17-18页 |
第二章 VML接.电路基本知识 | 第18-28页 |
·VML接.技术概述以及工作原理 | 第18-21页 |
·VML的工作原理 | 第18-21页 |
·相关接.技术对比 | 第21-24页 |
·VML设计难点和需要注意的问题 | 第24-26页 |
·信号的完整性问题 | 第24-25页 |
·VML接.设计需要注意的问题 | 第25-26页 |
·本章小结 | 第26-28页 |
第三章 VML驱动电路的设计和仿真 | 第28-48页 |
·VML驱动器的顶层设计思路与设计指标 | 第28-29页 |
·主驱动部分设计 | 第29-34页 |
·主驱动部分电路设计 | 第29-32页 |
·主驱动部分仿真设计 | 第32-34页 |
·预加重电路 | 第34-41页 |
·预加重概念 | 第34-35页 |
·预加重的常用方法 | 第35-37页 |
·本设计中预加重的电路设计 | 第37-40页 |
·预加重仿真 | 第40-41页 |
·驱动电路整体仿真 | 第41-46页 |
·本章小结 | 第46-48页 |
第四章 VML接收电路的设计和仿真 | 第48-74页 |
·VML接收器设计指标与总体结构 | 第48-49页 |
·阻抗匹配电路 | 第49-51页 |
·高速采样电路 | 第51-57页 |
·整体设计思路 | 第51-52页 |
·灵敏放大器 | 第52-54页 |
·RS锁存器 | 第54-55页 |
·仿真分析 | 第55-57页 |
·LOS信号丢失检测模块 | 第57-73页 |
·共模检测模块 | 第58-60页 |
·差模信号检测电路 | 第60-63页 |
·参考差分信号产生电路 | 第63-66页 |
·比较器电路 | 第66-68页 |
·偏置电路 | 第68-69页 |
·电路整体仿真 | 第69-73页 |
·本章小结 | 第73-74页 |
第五章 版图实现以及后仿真 | 第74-80页 |
·高速版图设计中需要注意的问题 | 第74-76页 |
·本项目中的版图设计 | 第76-78页 |
·本章小结 | 第78-80页 |
第六章 总结和展望 | 第80-82页 |
参考文献 | 第82-84页 |
致谢 | 第84-86页 |
作者简介 | 第86-87页 |