| 摘要 | 第1-6页 |
| ABSTRACT | 第6-9页 |
| 第1章 绪论 | 第9-13页 |
| ·立题意义和背景 | 第9-10页 |
| ·数据采集系统概述 | 第9页 |
| ·USB 总线概述 | 第9-10页 |
| ·国内外发展现状 | 第10-11页 |
| ·课题任务及完成的主要工作 | 第11-13页 |
| 第2章 系统硬件电路设计 | 第13-30页 |
| ·系统总体设计 | 第13-14页 |
| ·系统技术指标 | 第13页 |
| ·系统总体框架架构 | 第13-14页 |
| ·数据采集电路设计 | 第14-17页 |
| ·芯片选择及介绍 | 第14-16页 |
| ·采集电路结构 | 第16-17页 |
| ·FPGA 外围电路设计 | 第17-25页 |
| ·FPGA 的 I/O 口部分 | 第18-20页 |
| ·FPGA 的时钟源及锁相环接口电路 | 第20-21页 |
| ·FPGA 的配置电路 | 第21-22页 |
| ·FPGA 的扩展存储器 | 第22-24页 |
| ·FPGA 的供电电路 | 第24-25页 |
| ·USB 接口电路设计 | 第25-29页 |
| ·芯片选择 | 第25-26页 |
| ·芯片接口模式及端点缓冲配置 | 第26-28页 |
| ·电路设计 | 第28-29页 |
| ·本章小结 | 第29-30页 |
| 第3章 系统软件程序设计 | 第30-41页 |
| ·系统总体设计 | 第30-31页 |
| ·软件工作流程 | 第30-31页 |
| ·FPGA 芯片的 VHDL 程序设计 | 第31-38页 |
| ·硬件描述语言 VHDL 及 QUARTUS II 概述 | 第31-32页 |
| ·A/D 采样控制程序设计 | 第32-34页 |
| ·SRAM 存储程序设计 | 第34-35页 |
| ·异步 FIFO 模块设计 | 第35-38页 |
| ·USB2.0 芯片的固件程序设计 | 第38-39页 |
| ·本章小结 | 第39-41页 |
| 第4章 系统性能测试及实验分析 | 第41-49页 |
| ·采集系统的板级验证 | 第41-45页 |
| ·系统通信速率测试 | 第45-47页 |
| ·测试结果分析 | 第47-48页 |
| ·本章小结 | 第48-49页 |
| 结论 | 第49-50页 |
| 参考文献 | 第50-54页 |
| 致谢 | 第54页 |