摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·研究背景 | 第7页 |
·M元扩频技术简介 | 第7-8页 |
·Reed-Solomon码发展及其研究现状 | 第8-10页 |
·本文的主要工作及内容安排 | 第10-11页 |
第二章 Reed-Solomon码的编译码算法 | 第11-23页 |
·Reed-Solomon码的基本原理 | 第11-14页 |
·有限域基础 | 第11-12页 |
·RS码的定义 | 第12-13页 |
·RS码编码原理 | 第13-14页 |
·RS码译码原理 | 第14-22页 |
·伴随式的计算 | 第14-16页 |
·Berlekamp-Massey算法 | 第16-19页 |
·钱氏搜索 | 第19-20页 |
·错误值的计算 | 第20-22页 |
·本章小结 | 第22-23页 |
第三章 M元扩频信号的RS码软判决译码算法 | 第23-39页 |
·RS码的软判决译码算法 | 第23-29页 |
·纠删纠错译码 | 第23-25页 |
·Generalized Minimum-Distance译码 | 第25-26页 |
·Chase译码 | 第26-28页 |
·Koetter-Vardy译码算法 | 第28-29页 |
·Modified Chase软判决译码算法 | 第29-33页 |
·模拟电压的量化 | 第29-30页 |
·码元可信度与量化电平之间的关系 | 第30-31页 |
·Modified Chase译码过程 | 第31-32页 |
·仿真结果 | 第32-33页 |
·Modified Chase译码算法在M元扩频中的应用 | 第33-37页 |
·M元扩频中的译码过程 | 第33-34页 |
·仿真结果 | 第34-37页 |
·本章小结 | 第37-39页 |
第四章 M元扩频信号的Modified Chase算法FPGA设计 | 第39-51页 |
·FPGA及其设计流程 | 第39-42页 |
·可编程逻辑器件的发展 | 第39-40页 |
·FPGA设计流程 | 第40-42页 |
·Modified Chase译码算法的FPGA设计 | 第42-49页 |
·总体结构 | 第42-43页 |
·发送端模块 | 第43-46页 |
·接收端模块 | 第46-48页 |
·测试与验证 | 第48-49页 |
·本章小结 | 第49-51页 |
结束语 | 第51-53页 |
致谢 | 第53-55页 |
参考文献 | 第55-58页 |