基于时钟恢复系统的锁相环设计
摘要 | 第1-6页 |
Abstract | 第6-9页 |
第1章 绪论 | 第9-15页 |
·时钟恢复系统概述 | 第9-11页 |
·锁相环(PLL) | 第9-10页 |
·延迟锁相环(DLL) | 第10-11页 |
·锁相环研究的背景以及意义 | 第11-14页 |
·本文的课题来源和设计内容 | 第14-15页 |
·课题来源 | 第14页 |
·设计内容 | 第14-15页 |
第2章 PLL 模块设计 | 第15-39页 |
·基本工作原理 | 第15-18页 |
·鉴频鉴相器电路设计 | 第18-26页 |
·传统 PFD 电路 | 第19-22页 |
·新型 PFD 电路 | 第22-26页 |
·电荷泵电路设计 | 第26-30页 |
·传统电荷泵结构 | 第26-27页 |
·新型电荷泵结构 | 第27-30页 |
·环路滤波器的设计 | 第30-32页 |
·环路滤波器电路的具体设计 | 第30-32页 |
·压控振荡器的设计 | 第32-36页 |
·压控振荡器的选择 | 第32-33页 |
·压控振荡器具体电路的设计 | 第33-36页 |
·分频器的设计 | 第36-39页 |
·分频器电路的具体设计 | 第37-39页 |
第3章 DLL 模块设计 | 第39-51页 |
·DLL 基本原理 | 第39-42页 |
·相位分析 | 第40页 |
·结构功能分析 | 第40-42页 |
·延迟单元电路设计 | 第42-43页 |
·鉴相器与电荷泵电路设计 | 第43-45页 |
·启动控制电路设计 | 第45-46页 |
·相位选择器电路设计 | 第46-51页 |
第4章 电路仿真与分析 | 第51-63页 |
·PLL 环路仿真 | 第51-57页 |
·PLL 环路仿真 | 第51-56页 |
·PLL 系统参数的确定 | 第51页 |
·PLL 系统相位噪声分析及环路优化 | 第51-54页 |
·PLL 环路电路仿真 | 第54-56页 |
·PLL 版图实现 | 第56-57页 |
·DLL 环路仿真 | 第57-62页 |
·小结 | 第62-63页 |
总结 | 第63-65页 |
参考文献 | 第65-68页 |
致谢 | 第68-69页 |
附录 A(攻读硕士学位期间所发表的学术论文) | 第69页 |