摘要 | 第1-5页 |
ABSTRACT | 第5-6页 |
目录 | 第6-9页 |
第一章 绪论 | 第9-14页 |
·工程应用背景及意义 | 第9-10页 |
·国内外研究现状 | 第10-12页 |
·论文主要研究内容 | 第12-13页 |
·论文章节安排 | 第13-14页 |
第二章 系统设计的理论基础 | 第14-27页 |
·被动声纳的工作原理 | 第14-15页 |
·被动方式 | 第14-15页 |
·被动声纳方程 | 第15页 |
·被动声纳信号检测原理 | 第15-16页 |
·自适应线谱增强 | 第16-22页 |
·ALE的原理 | 第16-18页 |
·自适应算法的选择 | 第18页 |
·ALE参数选取及性能分析 | 第18-19页 |
·ALE算法的Matlab仿真 | 第19-22页 |
·频谱细化 | 第22-26页 |
·Chirp-z变换算法原理 | 第22-24页 |
·CZT的计算步骤 | 第24-25页 |
·CZT算法的Matlab仿真 | 第25-26页 |
·本章小结 | 第26-27页 |
第三章 系统总体设计 | 第27-34页 |
·信号处理系统总体介绍 | 第27-29页 |
·系统主要功能任务 | 第27页 |
·系统整体设计要求 | 第27-28页 |
·算法计算量估计 | 第28-29页 |
·系统硬件设计方案 | 第29-32页 |
·系统总体结构框图 | 第29-30页 |
·硬件模块的设计 | 第30-32页 |
·本章小结 | 第32-34页 |
第四章 信号处理系统硬件实现 | 第34-49页 |
·系统硬件设计概述 | 第34页 |
·DSP处理模块电路设计 | 第34-39页 |
·DSP芯片的选择 | 第34-36页 |
·时钟电路 | 第36-37页 |
·电源电路 | 第37页 |
·复位及看门狗电路 | 第37-38页 |
·外扩FLASH电路 | 第38页 |
·JTAG口配置电路 | 第38-39页 |
·各个处理器间的通讯 | 第39-46页 |
·双端口RAM的使用 | 第39-40页 |
·McBSP的应用 | 第40-42页 |
·串行接口电路设计 | 第42-43页 |
·USB2.0接口电路设计 | 第43-46页 |
·CPLD模块逻辑电路 | 第46-47页 |
·MAX7000A系列器件的特点 | 第46-47页 |
·CPLD模块内电路设计 | 第47页 |
·其它电路的设计 | 第47-48页 |
·驱动电路 | 第47页 |
·DSP未用引脚的处理 | 第47-48页 |
·PCB板的设计 | 第48页 |
·本章小结 | 第48-49页 |
第五章 系统软件的设计 | 第49-70页 |
·软件开发平台Code Composer studio简介 | 第49-50页 |
·系统总体软件设计 | 第50-54页 |
·系统工作流程图 | 第50-52页 |
·DSP存储空间的配置 | 第52-54页 |
·DSP与FLASH的Bootload设计 | 第54-57页 |
·DSP引导方式说明 | 第54-55页 |
·FLASH的操作指令 | 第55-56页 |
·引导表的建立 | 第56-57页 |
·FLASH的烧写 | 第57页 |
·与PC机串口通信软件设计 | 第57-63页 |
·McBSP串口初始化 | 第58-59页 |
·MAX3111E初始化 | 第59-60页 |
·串口通信中断程序 | 第60页 |
·串行通信界面设计 | 第60-63页 |
·USB2.0接口软件设计 | 第63-68页 |
·ISP1581固件程序设计 | 第63-66页 |
·USB2.0设备驱动程序 | 第66-67页 |
·USB数据传输 | 第67-68页 |
·检测算法软件设计 | 第68-69页 |
·本章小结 | 第69-70页 |
第六章 系统调试 | 第70-75页 |
·软硬件调试 | 第70-74页 |
·焊接检查及加电测试 | 第70-71页 |
·CPLD的调试 | 第71页 |
·DSP的调试 | 第71-72页 |
·双端口RAM的调试 | 第72页 |
·FLASH编程,上电加载测试 | 第72-73页 |
·串行口测试 | 第73页 |
·USB2.0接口测试 | 第73-74页 |
·本章小结 | 第74-75页 |
第七章 全文总结 | 第75-77页 |
·论文总结 | 第75-76页 |
·有待进一步研究的问题 | 第76页 |
·结束语 | 第76-77页 |
参考文献 | 第77-80页 |
在读硕士期间发表的论文 | 第80-81页 |
致谢 | 第81-82页 |
附录 1:信号处理板原理图 | 第82-83页 |
附录 2:控制板原理图 | 第83-84页 |
附录 3:母板原理图 | 第84-85页 |
附录 4:CPLD逻辑电路图 | 第85-86页 |
附录 5:控制板实物图 | 第86-87页 |