船用同步测速系统的硬件设计与实现研究
第1章 绪论 | 第1-11页 |
·引言 | 第8-9页 |
·论文研究内容 | 第9-10页 |
·论文结构 | 第10-11页 |
第2章 同步测速原理及系统结构设计 | 第11-19页 |
·同步测速原理简述 | 第11-13页 |
·系统技术指标及总体结构设计 | 第13-18页 |
·本章小结 | 第18-19页 |
第3章 系统硬件电路设计 | 第19-42页 |
·概述 | 第19页 |
·前端模拟接收电路的设计 | 第19-24页 |
·放大电路的设计 | 第20-21页 |
·滤波电路的设计 | 第21-24页 |
·DSP硬件接口电路的设计 | 第24-33页 |
·TMS320VC5416 DSP简介 | 第24-25页 |
·多通道缓冲串行口McBSP | 第25-28页 |
·ADC和DAC的接口设计 | 第28-31页 |
·增益控制芯片的接口设计 | 第31-33页 |
·TMS320VC33浮点DSP简介 | 第33-34页 |
·单片机与DSP接口的设计 | 第34-37页 |
·DSP与PC机通信接口的设计 | 第37-39页 |
·CPLD接口设计 | 第39-41页 |
·本章小结 | 第41-42页 |
第4章 系统软件的设计 | 第42-58页 |
·系统软件设计概述 | 第42页 |
·DSP5416-1的软件设计 | 第42-47页 |
·DSP5416-2的软件设计 | 第47-49页 |
·DSP5416-3的软件设计 | 第49-52页 |
·数字滤波器软件的设计 | 第52-56页 |
·本章小结 | 第56-58页 |
第5章 软件引导模式 | 第58-69页 |
·引言 | 第58-59页 |
·BOOTLOADER引导模式选择 | 第59-62页 |
·串行EEPROM引导模式 | 第62-65页 |
·引导表的建立 | 第65-67页 |
·VC33的BOOTLOADER | 第67-68页 |
·本章小结 | 第68-69页 |
结论 | 第69-70页 |
参考文献 | 第70-73页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第73-74页 |
致谢 | 第74-75页 |
附录 | 第75页 |