DSL光铜融合传输关键技术研究与验证
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第15-18页 |
1.1 研究背景及意义 | 第15-16页 |
1.2 论文研究内容与章节安排 | 第16-18页 |
第二章 DSL光铜融合关键技术研究现状 | 第18-32页 |
2.1 DSL技术概述及发展现状 | 第18-27页 |
2.1.2 VDSL2技术概述 | 第19-22页 |
2.1.3 调制方式 | 第22页 |
2.1.4 DSL调制方式 | 第22-26页 |
2.1.5 国内外发展状况 | 第26-27页 |
2.2 光铜融合传输关键技术 | 第27-31页 |
2.2.1 DS-CDMA技术 | 第27-28页 |
2.2.2 时间同步技术 | 第28-29页 |
2.2.3 数字中频技术 | 第29-31页 |
2.3 小结 | 第31-32页 |
第三章 光铜融合需求分析及接入架构设计 | 第32-46页 |
3.1 应用场景 | 第32页 |
3.2 需求分析 | 第32-38页 |
3.2.2 技术指标分析 | 第33-38页 |
3.3 信号处理流程描述 | 第38-40页 |
3.3.1 下行处理 | 第38-39页 |
3.3.2 上行处理 | 第39-40页 |
3.4 信号处理方案设计 | 第40-45页 |
3.4.1 中心设备发射处理 | 第40-43页 |
3.4.2 远端设备发射处理 | 第43页 |
3.4.3 中心设备接收处理 | 第43-45页 |
3.4.4 远端设备接收处理 | 第45页 |
3.5 小结 | 第45-46页 |
第四章 光铜融合关键技术概要设计 | 第46-66页 |
4.1 时间同步工作流程 | 第46-51页 |
4.1.1 上行同步工作流程 | 第46-47页 |
4.1.2 下行同步工作流程 | 第47-51页 |
4.2 时间同步设计 | 第51-60页 |
4.2.1 时间粗同步 | 第51-57页 |
4.2.2 时间精同步 | 第57-60页 |
4.3 数字中频设计 | 第60-65页 |
4.3.1 数字中频整体方案设计 | 第60-61页 |
4.3.2 成型滤波器设计 | 第61-62页 |
4.3.3 多相滤波结构分析 | 第62-65页 |
4.4 小结 | 第65-66页 |
第五章 光铜融合传输关键技术详细设计 | 第66-75页 |
5.1 数字中频设计 | 第66-68页 |
5.1.1 外部接口设计 | 第66页 |
5.1.2 多相滤波结构设计 | 第66-68页 |
5.2 时间同步FPGA设计 | 第68-74页 |
5.2.2 时间粗同步FPGA设计 | 第69-72页 |
5.2.3 时间精同步FPGA设计 | 第72-74页 |
5.3 小结 | 第74-75页 |
第六章 光铜融合传输链路测试与分析 | 第75-83页 |
6.1 测试平台介绍 | 第75-76页 |
6.2 时间同步模块测试 | 第76-78页 |
6.2.1 时间同步功能测试 | 第76-78页 |
6.3 系统性能测试 | 第78-82页 |
6.3.1 性能测试条件 | 第78-79页 |
6.3.2 用户通信速率测试及分析 | 第79-82页 |
6.4 小结 | 第82-83页 |
第七章 结束语 | 第83-85页 |
7.1 论文总结和主要贡献 | 第83页 |
7.2 下一步工作的建议 | 第83-85页 |
第八章 致谢 | 第85-86页 |
参考文献 | 第86-89页 |
个人简历 | 第89-90页 |
攻读硕士学位期间的研究成果 | 第90-91页 |
学位论文评审后勘误修订说明表 | 第91-92页 |
学位论文答辩后勘误修订说明表 | 第92页 |