摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第8-14页 |
1.1 研究的背景与意义 | 第8-9页 |
1.2 国内外发展现状 | 第9-12页 |
1.2.1 软件无线电系统的一般架构 | 第9-10页 |
1.2.2 美国MARK5接收机 | 第10页 |
1.2.3 欧洲ESA接收机方案 | 第10-11页 |
1.2.4 国内RSR接收机方案 | 第11-12页 |
1.3 本论文主要内容及章节安排 | 第12-14页 |
第2章 RSR系统及SOPC技术概述 | 第14-22页 |
2.1 基于x86构架CPCI结构的RSR接收机 | 第14-16页 |
2.1.1 RSR-256系统 | 第14-15页 |
2.1.2 RSR-1G系统 | 第15-16页 |
2.2 RSR-ARM系统 | 第16-17页 |
2.3 接收机RSR-SOPC系统的提出 | 第17-18页 |
2.4 SOPC技术 | 第18-19页 |
2.4.1 SOPC技术简介 | 第18-19页 |
2.4.2 SOPC嵌入式处理器 | 第19页 |
2.5 本章小结 | 第19-22页 |
第3章 RSR片上控制系统硬件平台设计 | 第22-44页 |
3.1 RSR控制系统需求分析 | 第22-29页 |
3.1.1 模数转换平台 | 第22-23页 |
3.1.2 FPGA通用数字处理平台 | 第23-28页 |
3.1.2.1 FPGA平台硬件电路 | 第23-24页 |
3.1.2.2 数字下变频信号处理 | 第24-28页 |
3.1.3 RSR控制系统的需求 | 第28-29页 |
3.2 可编程片上系统设计方法 | 第29-30页 |
3.3 软核处理器结构与设计 | 第30-33页 |
3.3.1 MicroBlaze软核处理器结构 | 第30-31页 |
3.3.2 MicroBlaze软核处理器接口 | 第31-32页 |
3.3.3 AXI总线接口协议 | 第32-33页 |
3.4 硬件平台设计 | 第33-40页 |
3.4.1 SOPC开发环境的设置 | 第33-34页 |
3.4.2 RSR硬件平台设计 | 第34-40页 |
3.4.3 系统生成与编译 | 第40页 |
3.5 硬件平台下载与调试 | 第40-42页 |
3.6 本章小结 | 第42-44页 |
第4章 RSR片上控制系统操作系统平台设计 | 第44-58页 |
4.1 适用于FPGA的嵌入式操作系统 | 第44-46页 |
4.2 PetaLinux在RSR系统FPGA上的移植与裁剪 | 第46-55页 |
4.2.1 移植环境设置 | 第46-48页 |
4.2.2 配置BSP和PetaLinux SDK | 第48-51页 |
4.2.3 创建操作系统平台 | 第51页 |
4.2.4 配置操作系统平台 | 第51-55页 |
4.3 测试操作系统平台 | 第55-57页 |
4.4 本章小结 | 第57-58页 |
第5章 RSR控制系统应用软件设计 | 第58-70页 |
5.1 RSR控制系统应用软件的框架设计 | 第58-60页 |
5.2 控制系统主要模块的设计实现 | 第60-67页 |
5.2.1 时钟芯片的配置 | 第60-62页 |
5.2.2 ADC芯片的配置 | 第62-65页 |
5.2.3 网络通信模块的设计 | 第65-67页 |
5.3 驱动模块设计 | 第67-68页 |
5.4 设计结论 | 第68-69页 |
5.5 本章小结 | 第69-70页 |
第6章 总结与展望 | 第70-72页 |
6.1 工作总结 | 第70页 |
6.2 工作展望 | 第70-72页 |
致谢 | 第72-74页 |
参考文献 | 第74-78页 |
攻读硕士学位期间发表的论文 | 第78页 |