TD-LTE终端基带芯片物理层控制系统分析研究与验证
摘要 | 第5-6页 |
Abstract | 第6-7页 |
第一章 绪论 | 第8-11页 |
1.1 选题背景与意义 | 第8-9页 |
1.2 研究内容与成果 | 第9-10页 |
1.3 论文组织结构 | 第10-11页 |
第二章 LTE关键技术和物理资源 | 第11-28页 |
2.1 LTE关键技术 | 第11-14页 |
2.1.1 OFDM技术 | 第11页 |
2.1.2 MIMO技术 | 第11-12页 |
2.1.3 载波聚合技术 | 第12-14页 |
2.2 物理层帧结构 | 第14-17页 |
2.3 物理层信道 | 第17-20页 |
2.3.1 上行物理信道 | 第17-18页 |
2.3.2 下行物理信道 | 第18-20页 |
2.4 数据处理流程 | 第20-22页 |
2.4.1 下行数据处理流程 | 第20-21页 |
2.4.2 上行数据处理流程 | 第21-22页 |
2.5 物理层过程 | 第22-26页 |
2.5.1 小区搜索 | 第22-23页 |
2.5.2 同步信号检测 | 第23-24页 |
2.5.3 物理层随机接入 | 第24-25页 |
2.5.4 上行调度过程 | 第25-26页 |
2.5.5 下行调度过程 | 第26页 |
2.6 本章小结 | 第26-28页 |
第三章 物理层控制系统设计 | 第28-44页 |
3.1 基带处理芯片架构 | 第28-30页 |
3.2 物理层主控模块介绍 | 第30-31页 |
3.3 系统总线介绍 | 第31-35页 |
3.3.1 AXI协议介绍 | 第32-33页 |
3.3.2 APB协议介绍 | 第33-35页 |
3.4 射频控制模块设计 | 第35-38页 |
3.4.1 射频接收控制设计 | 第37页 |
3.4.2 射频发送设计 | 第37-38页 |
3.5 外接收机模块 | 第38-39页 |
3.6 外发射机模块 | 第39页 |
3.7 同步控制设计 | 第39-43页 |
3.7.1 下行定时调整 | 第40-42页 |
3.7.2 上行定时调整 | 第42-43页 |
3.8 本章小结 | 第43-44页 |
第四章 物理层控制关键策略设计 | 第44-55页 |
4.1 中断控制设计 | 第44-47页 |
4.1.1 中断查询响应机制 | 第44-45页 |
4.1.2 中断源分布 | 第45-47页 |
4.2 交互控制设计 | 第47-50页 |
4.2.1 MAC_PHY交互 | 第47-48页 |
4.2.2 主控-主控交互 | 第48-49页 |
4.2.3 主控_辅控交互 | 第49-50页 |
4.3 数据控制设计 | 第50-52页 |
4.3.1 下行数据接收控制 | 第50-52页 |
4.3.2 上行数据接收控制 | 第52页 |
4.4 可调试接口设计 | 第52-54页 |
4.4.1 断言设计 | 第53页 |
4.4.2 系统状态监测 | 第53-54页 |
4.5 本章小结 | 第54-55页 |
第五章 物理层控制系统实现与验证 | 第55-73页 |
5.1 基带芯片验证环境 | 第55-59页 |
5.1.1 验证工具简介 | 第55-56页 |
5.1.2 验证环境搭建 | 第56-58页 |
5.1.3 验证平台 | 第58-59页 |
5.2 软件架构 | 第59-60页 |
5.2.1 主控单元程序框架 | 第59-60页 |
5.2.2 辅控单元程序框架 | 第60页 |
5.3 模块级验证 | 第60-63页 |
5.3.1 DMA控制验证 | 第60-61页 |
5.3.2 射频控制模块验证 | 第61-62页 |
5.3.3 外接收机模块验证 | 第62-63页 |
5.4 系统级验证 | 第63-64页 |
5.5 基于FPGA原型验证 | 第64-72页 |
5.5.1 标准仪器选取 | 第65-67页 |
5.5.2 FPGA划片 | 第67-69页 |
5.5.3 FPGA测试思路 | 第69-70页 |
5.5.4 系统级FPGA验证 | 第70-72页 |
5.6 本章小结 | 第72-73页 |
第六章 总结与展望 | 第73-75页 |
6.1 论文总结 | 第73-74页 |
6.2 工作展望 | 第74-75页 |
致谢 | 第75-76页 |
参考文献 | 第76-78页 |
附录 | 第78-79页 |