基于ARM9内核SOC的软硬件协同验证
| 中文摘要 | 第1-4页 |
| Abstract | 第4-8页 |
| 第一章 引言 | 第8-11页 |
| ·课题的背景和意义 | 第8-9页 |
| ·国内外发展现状 | 第9页 |
| ·论文主要内容 | 第9-10页 |
| ·论文结构安排 | 第10-11页 |
| 第二章 SOC 验证技术 | 第11-19页 |
| ·SOC 验证流程 | 第11页 |
| ·传统的验证技术 | 第11-14页 |
| ·功能仿真技术 | 第12页 |
| ·时序分析技术 | 第12-13页 |
| ·形式化验证技术 | 第13-14页 |
| ·物理验证与分析技术 | 第14页 |
| ·软硬件协同验证技术 | 第14-18页 |
| ·协同验证的定义 | 第15页 |
| ·协同验证的目的 | 第15-16页 |
| ·协同验证的实现方案 | 第16-18页 |
| ·本章小结 | 第18-19页 |
| 第三章 SOC 的系统架构和片上资源 | 第19-28页 |
| ·系统架构 | 第19-24页 |
| ·处理器 | 第20页 |
| ·系统总线 | 第20-21页 |
| ·存储单元 | 第21-22页 |
| ·系统时钟 | 第22-23页 |
| ·系统复位 | 第23-24页 |
| ·片上资源 | 第24-27页 |
| ·DMA 控制器 | 第24页 |
| ·中断管理单元 | 第24-25页 |
| ·安全控制单元 | 第25页 |
| ·可测性设计模块 | 第25-26页 |
| ·看门狗定时器 | 第26页 |
| ·通讯接口 | 第26-27页 |
| ·本章小结 | 第27-28页 |
| 第四章 基于仿真平台的协同验证 | 第28-46页 |
| ·SOC 层次化功能验证 | 第28-30页 |
| ·模块验证 | 第28-29页 |
| ·集成验证 | 第29页 |
| ·系统验证 | 第29-30页 |
| ·软硬件协同仿真方法的探讨 | 第30-33页 |
| ·基于 C 语言建模的协同仿真 | 第30-31页 |
| ·基于 RTL 描述的协同仿真 | 第31页 |
| ·基于编程语言接口的协同仿真 | 第31-32页 |
| ·基于 ESL 工具的协同仿真 | 第32-33页 |
| ·软硬件协同仿真系统的组成 | 第33-40页 |
| ·硬件设计 | 第33页 |
| ·软件设计 | 第33-37页 |
| ·仿真平台设计 | 第37-40页 |
| ·协同仿真验证实例 | 第40-44页 |
| ·SPIM 模块设计介绍 | 第40-41页 |
| ·SPIM 模块的协同仿真 | 第41-44页 |
| ·本章小结 | 第44-46页 |
| 第五章 基于 FPGA 原型的协同验证 | 第46-64页 |
| ·FPGA 原型验证概述 | 第46-48页 |
| ·FPGA 验证的可行性分析 | 第46页 |
| ·FPGA 验证的目的 | 第46-47页 |
| ·FPGA 验证的挑战 | 第47-48页 |
| ·FPGA 原型验证技术的研究 | 第48-51页 |
| ·FPGA 原型的设计要点 | 第48页 |
| ·ASIC 向 FPGA 的移植技术 | 第48-50页 |
| ·FPGA 协同验证中调试技术 | 第50-51页 |
| ·FPGA 原型验证平台设计 | 第51-60页 |
| ·原型系统的布局 | 第51-52页 |
| ·原型系统的实现 | 第52-54页 |
| ·FPGA 硬件实现流程 | 第54-56页 |
| ·软硬件协同调试与验证 | 第56-60页 |
| ·FPGA 协同验证实例 | 第60-63页 |
| ·UART 模块设计介绍 | 第60-61页 |
| ·UART 模块的 FPGA 验证 | 第61-63页 |
| ·本章小结 | 第63-64页 |
| 结论 | 第64-65页 |
| 参考文献 | 第65-68页 |
| 致谢 | 第68-69页 |
| 个人简历 | 第69-70页 |
| 在学期间的研究成果及发表的学术论文 | 第70页 |