中文摘要 | 第1-4页 |
Abstract | 第4-8页 |
第一章 绪论 | 第8-13页 |
·本课题的研究意义 | 第8页 |
·国内外研究现状 | 第8-10页 |
·ABS-S 芯片设计的实践意义 | 第10-11页 |
·论文研究思路 | 第11页 |
·论文结构安排 | 第11-13页 |
第二章 数字滤波器的理论基础与一般实现 | 第13-21页 |
·数字滤波器原理 | 第13-18页 |
·数字滤波概述 | 第13-14页 |
·数字滤波器类型 | 第14-15页 |
·FIR 数字滤波理论 | 第15-16页 |
·滤波器性能要求 | 第16-18页 |
·FIR 滤波器设计 | 第18-20页 |
·滤波器结构的选择 | 第18-19页 |
·滤波器系数的确定 | 第19-20页 |
·本章总结 | 第20-21页 |
第三章 基于 ASIC 的数字滤波器实现优化 | 第21-35页 |
·ASIC 实现需要权衡的因素 | 第21-22页 |
·流水线与并行处理 | 第22-27页 |
·FIR 流水线结构 | 第23-25页 |
·FIR 并行结构 | 第25-26页 |
·流水线与并行处理对功耗的影响 | 第26-27页 |
·流水线对功耗的影响 | 第27页 |
·并行处理对功耗的影响 | 第27页 |
·折叠 | 第27-29页 |
·展开 | 第29页 |
·MAC 方法 | 第29页 |
·分布式算法 | 第29-34页 |
·分布式算法原理 | 第29-31页 |
·采用偏移二进制编码(OBC) | 第31-33页 |
·采用 ROM 分解技术 | 第33-34页 |
·滤波器系数的优化 | 第34页 |
·本章总结 | 第34-35页 |
第四章 ABS-S 解调芯片基带信号恢复滤波器组方案设计 | 第35-48页 |
·ABS-S 标准简介 | 第35-37页 |
·ABS-S 基带解调芯片架构 | 第37-40页 |
·基带恢复信号处理流程 | 第40-43页 |
·数字滤波器 MATLAB 系统设计 | 第43-46页 |
·频谱分析 | 第46页 |
·本章总结 | 第46-48页 |
第五章 基带恢复滤波器组 RTL 实现 | 第48-67页 |
·滤波器系数定点方案 | 第48-49页 |
·滤波器实现方案 | 第49-50页 |
·低通滤波器 LPF2、LPF1 实现方案 | 第49页 |
·半带滤波器实现方案 | 第49-50页 |
·滤波器组各模块设计 | 第50-65页 |
·总体设计结构 | 第50-52页 |
·低通滤波器 LPF2 RTL 设计 | 第52-54页 |
·半带滤波器 HBF2 RTL 设计 | 第54-55页 |
·半带滤波器 HBF1 RTL 设计 | 第55-61页 |
·HBF1_1 设计 | 第55-56页 |
·HBF1_2 与 HBF1_3 RTL 设计 | 第56-61页 |
·128 阶低通滤波器 LPF1 RTL 设计 | 第61-65页 |
·串并结合结构 | 第61-63页 |
·结合偏移码(OBC)的串并结构 | 第63页 |
·结合 CSD 和偏移码(OBC)的串并实现 | 第63-65页 |
·本章总结 | 第65-67页 |
第六章 仿真、综合与验证 | 第67-85页 |
·关键模块功能仿真 | 第67-74页 |
·半带滤波器仿真 | 第67-71页 |
·HBF1_1 模块仿真 | 第67-68页 |
·HBF1_2(3)模块仿真 | 第68-70页 |
·HBF2 模块仿真 | 第70-71页 |
·低通滤波器模块仿真 | 第71-74页 |
·LPF1 模块仿真 | 第71-72页 |
·LPF2 模块仿真 | 第72-74页 |
·综合 | 第74-81页 |
·ASIC 设计中采用的 DC 综合流程 | 第74-75页 |
·综合报告及其分析 | 第75-81页 |
·HBF1 综合报告 | 第75-77页 |
·HBF2 综合报告 | 第77-79页 |
·LPF1 综合报告 | 第79-80页 |
·LPF2 综合报告 | 第80-81页 |
·FPGA 验证 | 第81-85页 |
·FPGA 原型验证 | 第81-85页 |
·本章总结 | 第85页 |
结论 | 第85-86页 |
参考文献 | 第86-88页 |
致谢 | 第88页 |
个人简历 | 第88-89页 |
攻读硕士学位期间发表的论文和研究情况 | 第89页 |