基于高层次综合的MCU IP核的设计研究
| 摘要 | 第1-4页 |
| Abstract | 第4-5页 |
| 目录 | 第5-7页 |
| 第一章 绪论 | 第7-13页 |
| ·研究的背景和意义 | 第7-9页 |
| ·SOC与IP技术 | 第9-11页 |
| ·论文的主要内容 | 第11-13页 |
| 第二章 设计方法与MCU IP核总体结构 | 第13-26页 |
| ·数字系统高层次设计 | 第13-22页 |
| ·高层次综合、模拟及测试设计技术 | 第13-16页 |
| ·自顶向下设计方法及设计流程 | 第16-19页 |
| ·硬件描述语言 | 第19-21页 |
| ·采用高层次设计技术的优点 | 第21-22页 |
| ·MCU IP核设计流程与工具 | 第22-23页 |
| ·MCU IP核结构设计 | 第23-26页 |
| ·MCU核结构的顶层划分 | 第23-24页 |
| ·MCU IP核的总体结构设计 | 第24-26页 |
| 第三章 MCU IP核数据通路设计 | 第26-35页 |
| ·ALU的设计 | 第26-32页 |
| ·加/减运算模块的设计 | 第26-27页 |
| ·乘/除运算模块及DA指令模块的设计 | 第27-30页 |
| ·逻辑模块和布尔运算的实现 | 第30-32页 |
| ·存储器与特殊功能寄存器设计 | 第32-34页 |
| ·ROM/RAM设计 | 第32-33页 |
| ·字节地址与位地址的处理方法 | 第33页 |
| ·特殊功能寄存器设计 | 第33-34页 |
| ·小结 | 第34-35页 |
| 第四章 MCU IP核控制通路设计 | 第35-47页 |
| ·指令系统分析 | 第35-40页 |
| ·指令格式 | 第35-36页 |
| ·寻址方式 | 第36-37页 |
| ·指令操作码编码分析 | 第37-38页 |
| ·指令执行的基本流程 | 第38-40页 |
| ·指令译码器设计 | 第40-41页 |
| ·时序设计 | 第41-42页 |
| ·控制器模块设计 | 第42-46页 |
| ·控制器设计方法 | 第42-43页 |
| ·控制器有限状态机设计 | 第43-46页 |
| ·小结 | 第46-47页 |
| 第五章 MCU IP核的综合、仿真验证和性能分析 | 第47-58页 |
| ·MCU IP核的综合 | 第47-49页 |
| ·MCU IP核的仿真验证 | 第49-54页 |
| ·MCU IP核的性能分析 | 第54-56页 |
| ·MCU IP核的扩展 | 第56-58页 |
| 第六章 MCU IP核设计中VHDL的描述风格 | 第58-64页 |
| ·IP核设计中VHDL语言的设计风格 | 第58-60页 |
| ·IP核设计中VHDL语言的设计技巧 | 第60-63页 |
| ·小结 | 第63-64页 |
| 第七章 总结与展望 | 第64-66页 |
| 参考文献 | 第66-68页 |
| 致谢 | 第68页 |